Pentium 微处理器的突发式存储器读/写总线周期包含( )CPU时钟周期。A.2个B.3个C.4个D.5个
Pentium 微处理器的突发式存储器读/写总线周期包含( )CPU时钟周期。
A.2个
B.3个
C.4个
D.5个
相关考题:
下面是是关于Pentium 微处理器总线时序的叙述,其中错误的是A.CPU通过总线接口部件完成一次存储器读/写I/0所需要的时间称为总线周期B.Pentium微处器执行流水线式总线周期时,下一个总线周期使用的地址在前一个总线周期传送数据时提供C.Pentium微处器的基本总线周期需要2个或2个以上的总线时钟周期D.Pentium 微处理器的突发式读总线周期由2-1-1-1个时钟周期组成, 共传递5个64位数据
下面是关于Pentium微处理器的存储器读写机器周期的叙述,其中错误的是A.非流水线式存储器读写机器周期至少需要包含2个时钟周期B.每一个读写机器周期在第一个时钟周期将存储器地址发送到地址总线上C.突发式存储器读写机器周期需要5个时钟周期D.若存储器读写速度较慢,突发式存储器读写机器周期可以在第一个时钟周期之后插入若干等待周期
下面是关于Pentium微处理器总线时序的描述,其中错误的是( )。A.Pentium微处理器的突发式读写总线周期每次可传送4个64位数据B.完成一次非流水线读写总线周期至少需要2个时钟周期C.完成一次突发式读写总线周期至少需要4个时钟周期D.流水线读写总线周期具有较高的总线利用率
下面是关于Pentium微处理器总线时序的描述,其中错误的是A.Pentium微处理器的突发式读写总线周期每次可传送4个64位数据B.完成一次非流水线读写总线周期至少需要2个时钟周期C.完成一次突发式读写总线周期至少需要4个时钟周期D.流水线读写总线周期具有较高的总线利用率
10、总线周期是CPU 通过总线对存储器或 I/O 端口进行一次访问(读/写操作)所需的时间,一个总线周期一定由 4 个时钟周期组成。