下面是关于Pentium微处理器的存储器读写机器周期的叙述,其中错误的是A.非流水线式存储器读写机器周期至少需要包含2个时钟周期B.每一个读写机器周期在第一个时钟周期将存储器地址发送到地址总线上C.突发式存储器读写机器周期需要5个时钟周期D.若存储器读写速度较慢,突发式存储器读写机器周期可以在第一个时钟周期之后插入若干等待周期

下面是关于Pentium微处理器的存储器读写机器周期的叙述,其中错误的是

A.非流水线式存储器读写机器周期至少需要包含2个时钟周期

B.每一个读写机器周期在第一个时钟周期将存储器地址发送到地址总线上

C.突发式存储器读写机器周期需要5个时钟周期

D.若存储器读写速度较慢,突发式存储器读写机器周期可以在第一个时钟周期之后插入若干等待周期


相关考题:

存储器进行一次完整的读写操作所需的全部时间称为() A、存取时间B、存取周期C、CPU周期D、机器周期

下面是关于Pentium 4微处理器中指令流水线的叙述,其中错误的是A.有多条指令流水线B.每条指令流水线有多级C.每级流水线的执行时间需要多个时钟周期D.采用指令流水线结构有利于提高微处理器的运算速度

下面是是关于Pentium 微处理器总线时序的叙述,其中错误的是A.CPU通过总线接口部件完成一次存储器读/写I/0所需要的时间称为总线周期B.Pentium微处器执行流水线式总线周期时,下一个总线周期使用的地址在前一个总线周期传送数据时提供C.Pentium微处器的基本总线周期需要2个或2个以上的总线时钟周期D.Pentium 微处理器的突发式读总线周期由2-1-1-1个时钟周期组成, 共传递5个64位数据

下面是关于Pentium微处理器总线时序的描述,其中错误的是( )。A.Pentium微处理器的突发式读写总线周期每次可传送4个64位数据B.完成一次非流水线读写总线周期至少需要2个时钟周期C.完成一次突发式读写总线周期至少需要4个时钟周期D.流水线读写总线周期具有较高的总线利用率

下面是关于Pentium微处理器总线时序的描述,其中错误的是A.Pentium微处理器的突发式读写总线周期每次可传送4个64位数据B.完成一次非流水线读写总线周期至少需要2个时钟周期C.完成一次突发式读写总线周期至少需要4个时钟周期D.流水线读写总线周期具有较高的总线利用率

Pentium微处理器两种典型存储器操作时序为非流水线存储器周期与【 】周期。

面是关于Pentium 4微处理器指令流水线的叙述,其中错误的是A.Pentium 4微处理器引入了Netburst微体系结构B.Pentium 4采用了超级流水线技术,流水线已经达到20级C.Pentium 4至尊微处理器的指令流水线级数比Pentium 4更多D.随着指令流水线级数的增加,主频可不断提高,功耗也相应降低

下面是有关Pentium微处理器的段存储器的叙述,其中正确的是______。A.Pentium微处理器的段存储器有16位B.Pentium微处理器的段存储器有32位C.Pentium微处理器的段存储器有48位D.Pentium微处理器的段存储器有64位

31、微处理器设计时,采用指令流水线技术的主要目的是()。A.提高IO读写速度B.提高存储器读写速度C.提高每条指令的处理速度D.提高指令处理的吞吐率