一旦向CPU申请中断,CPU级中断标志(IFR)位将被置1。中断标志位锁存到标志寄存器后,只要CPU中断使能寄存器(IER)就会响应中断申请。() 此题为判断题(对,错)。

一旦向CPU申请中断,CPU级中断标志(IFR)位将被置1。中断标志位锁存到标志寄存器后,只要CPU中断使能寄存器(IER)就会响应中断申请。()

此题为判断题(对,错)。


相关考题:

为使8086CPU能够响应NMI的中断请求A.必须把标志寄存器的IF置1 不可屏蔽中断B.必须把标志寄存器的TF置1C.必须把标志寄存器的IF置0D.标志寄存器的IF置1/置0均可

8086的16位标志寄存器FLAGS中IF=1表示CPU()中断,TF=1表示CPU进入()工作方式。 A.退出,锁存B.交出,中断C.管理,溢出D.响应,单步

为使8086CPU能够响应INTR的中断请求,必须把标志寄存器的标志位A.TF置0B.TF置1C.IF置0D.IF置1

8086CPU处理硬件可屏蔽中断的特点是A.需要CPU干预B.响应中断时,CPU仍然控制系统总线C.只有标志寄存器的IF位为1,才能响应D.只要有中断请求信号,CPU就必须响应E.中断类型码由中断指令提供

CPU内部的中断允许标志位IF的作用是()。A.禁止CPU响应可屏蔽中断B.禁止中断源向CPU发中断请求C.禁止CPU响应DMA操作D.禁止CPU响应非屏蔽中断

MSP430单片机的GIE标志置位,表示 。A.CPU可响应可屏蔽中断B.CPU不响应可屏蔽中断C.CPU可响应不可屏蔽中断D.CPU不响应不可屏蔽中断

当CPU响应中断后,中断标志位都由硬件自动清除该位。

在端口中断处理过程中,寄存器PXIFG中对应引脚中断标志位必须在清除CPU 端口中断标志(PxIF)之前被清除。

在中断允许寄存器中,中断控制寄存器EA位的作用是A.CPU总中断允许控制位B.中断请求总标志位C.某中断源允许控制位D.串行口中断允许位