CPU是在______结束时响应DMA请求的。A.一条指令执行B.一段程序C.一个时钟周期D.一个总线周期

CPU是在______结束时响应DMA请求的。

A.一条指令执行
B.一段程序
C.一个时钟周期
D.一个总线周期

参考解析

解析:本题考查计算机组成基础知识。DMA控制器在需要的时候代替CPU作为总线主设备,在不受CPU干预的情况下,控制I/O设备与系统主存之间的直接数据传输。DMA操作占用的资源是系统总线,而CPU并非在整个指令执行期间即指令周期内都会使用总线,故DMA请求的检测点设置在每个机器周期也即总线周期结束时执行,这样使得总线利用率最高。

相关考题:

当DMA控制器向8086CPU请求使用总线后,下列说法正确的是A.CPU时钟周期执行结束后响应B.CPU等待周期执行结束后响应C.CPU指令周期执行结束后响应D.CPU总线周期执行结束后响应

试题(16)以下关于在I/O设备与主机间交换数据的叙述中,错误的是(16)。(16)A.中断方式下,CPU需要执行程序来实现数据传送B.中断方式和DMA方式下,CPU与I/O设备都可同步工作C.中断方式和DMA方式相比,快速I/O设备更适合采用中断方式传递数据D.若同时接到DMA请求和中断请求,CPU优先响应DMA请求

下面的一段叙述中,Ⅰ~Ⅳ空缺处信号的英文名称分别是什么? “8237接收到通道的DMA请求信号 Ⅰ 后,向CPU发出总线请求信号 Ⅱ ,CPU接收到该信号后,在当前总线周期结束之后让出总线,并使总线允许信号 Ⅲ 有效;当8237获得CPU送来的该信号后,便产生DMA响应信号 Ⅳ 送到相应的外设端口,表示DMA控制器响应外设的DMA请求,从而进入DMA服务过程。”A.DREQ、DACK、HRQ、HLDAB.DREQ、HLDA.DACK、HRQC.HRQ、DREQ、DACK、HLDAD.DREQ、HRQ、HLDA.DACK

DMAC向CPU发出请求信号,CPU响应并交出总线控制权后将()。 A、反复执行空操作,直到DMA操作结束B、进入暂停状态,直到DMA操作结束C、进入保持状态,直到DMA操作结束D、进入等待状态,直到DMA操作结束

当要进行一次DMA传送时,首先由外设向DMAC发DMA请求信号,DMAC收到此申请后向CPU发总线请求信号。若CPU响应此请求则发______给DMAC,DMAC接管后开始工作。

cpu响应中断请求和响应dma请求的本质区别是()。 A.控制简单B.速度慢C.响应中断时,CPU仍然仍控制总线,而响应DMA请求时,CPU要让出总线D.CPU响应中断请求和响应DMA请求的本质区别是()。

CPU响应DMA传送请求的信号是( )。A.READYB.BUSAKC.RDD.WR

CPU响应DMA请求是在( )结束时。A.一条指令执行 B.段程序 C.一个时钟周期 D.一个总线周期

CPU内部的中断允许标志位IF的作用是()。A.禁止CPU响应可屏蔽中断B.禁止中断源向CPU发中断请求C.禁止CPU响应DMA操作D.禁止CPU响应非屏蔽中断

CPU响应DMA请求是在( )结束时。A.一条指令执行B.一段程序C.一个时钟周期D.一个总线周期

当外部有中断请求,CPU未响应,可能的原因为()。A、CPU在执行非屏蔽中断服务B、CPU当前关中断C、CPU在执行高优先权的中断服务程序D、当前执行DMA操作

以下几个步骤是DMA控制过程的主要节点,请选出正确的DMA控制流程(请求信号HRQ)为()  (1)CPU让出总线控制权(响应信号HLDA)      (2)DMA控制器向CPU请求总线使用权     (3)MA控制器控制总线,发总线命令、传送数据      (4)DMA总线控制器归还总线控制权     (5)CPU重新获取总线控制权A、 (2),(1),(3),(4);B、 (1),(2),(3),(4);C、 (3),(1),(4),(2);D、 (3),(4),(1),(2);

CPU响应中断请求和响应DMA请求的本质区别是()。A、中断响应靠软件实现B、响应中断时CPU仍然能控制总线,而响应DMA请求时,CPU要让出总线C、速度慢D、控制简单

CPU内部的中断允许标志位IF的作用是()。A、禁止CPU响应可屏蔽中断B、禁止中断源向CPU发中断请求C、禁止CPU响应DMA操作D、禁止CPU响应非屏蔽中断

CPU响应DMA请求是在()结束时。A、一条指令执行B、一段程序C、一个时钟周期D、一个总线周期

关于在I/O设备与主机间交换数据的叙述,()是错误的。A、中断方式下,CPU需要执行程序来实现数据传送任务B、中断方式和DMA方式下,CPU与I/O设备都可并行工作C、中断方式和DMA方式下,快速I/O设备更适合采用中断方式传递数据D、若同时接到DMA请求和中断请求,CPU优先响应DMA请求

在下面有关DMA概念的叙述中,正确的是()。A、当CPU在执行指令时,CPU与DMA控制器同时提出了对主存访问的要求,这是应首先满足CPU的要求,以免指令执行发生错误,而DMA传送数据是可等待的B、DMA周期挪用方式是在CPU访问存储器总线周期结束时,插入一个DMA访问周期。在此期间,CPU等待或执行不需要访问内存的操作C、因为DMA传送是在DMA控制器控制下内存与外设直接数据传送,因此在这种方式中,始终不需要CPU干预D、CPU在接到DMA请求后,必须尽快地在一条指令执行后予以响应

CPU响应DMA请求和响应中断请求有什么区别?为什么通常使DMA请求的优先级高于中断请求?

在80x86中可屏蔽中断请求被CPU响应的条件是()。A、INTR引脚有中断请求,NMI引脚没有中断请求,系统没有DMA请求B、CPU当前指令执行完毕C、中断允许标志IF=1D、以上条件都包括

CPU响应中断请求和响应DMA请求的本质区别是()A、程序控制B、需要CPU干预C、响应中断时CPU仍控制总线而响应DMA时,让出总线D、速度快

CPU()才能响应DMA请求。A、必须在—条指令执行完毕B、必须在—个总线周期结束C、可在任一时钟周期结束D、在判明设有中断请求之后

CPU对DMA请求和中断请求的响应时间是否一样?为什么?

问答题CPU响应DMA请求和响应中断请求有什么区别?为什么通常使DMA请求的优先级高于中断请求?

单选题CPU响应DMA请求是在()结束时。A一条指令执行B一段程序C一个时钟周期D一个总线周期

单选题关于在I/O设备与主机间交换数据的叙述,()是错误的。A中断方式下,CPU需要执行程序来实现数据传送任务B中断方式和DMA方式下,CPU与I/O设备都可并行工作C中断方式和DMA方式下,快速I/O设备更适合采用中断方式传递数据D若同时接到DMA请求和中断请求,CPU优先响应DMA请求

单选题在下面有关DMA概念的叙述中,正确的是()。A当CPU在执行指令时,CPU与DMA控制器同时提出了对主存访问的要求,这是应首先满足CPU的要求,以免指令执行发生错误,而DMA传送数据是可等待的BDMA周期挪用方式是在CPU访问存储器总线周期结束时,插入一个DMA访问周期。在此期间,CPU等待或执行不需要访问内存的操作C因为DMA传送是在DMA控制器控制下内存与外设直接数据传送,因此在这种方式中,始终不需要CPU干预DCPU在接到DMA请求后,必须尽快地在一条指令执行后予以响应

问答题CPU对DMA请求和中断请求的响应时间是否一样?为什么?