某ROM芯片中有12根地址输入端和8个数据输出端,该芯片的存储容量是多少位?

某ROM芯片中有12根地址输入端和8个数据输出端,该芯片的存储容量是多少位?


相关考题:

ROM 芯片通常都有读/写控制输入端。() 此题为判断题(对,错)。

某存储器芯片有12根地址线,8根数据线,该芯片有()个存储单元。A.1KBB.2KBC.3KBD.4KB

RAM的基本结构包含地址译码器、存储矩阵和读写电路三大部分。一个RAM芯片有11个地址输入端,8个数据输出端,则该RAM芯片的容量是(  )位。A.88B.880C.211×8D.28×11

设某ROM芯片的地址范围为OOOOH~OIFFH,则该ROM芯片可寻址单元有()个。

某ROM芯片的地址范围为0000~03FFH,该ROM芯片可寻址的单元有()A、1KB、2KC、4KD、8K

某SRAM芯片容量为512*4,问该芯片有几根地址线?几根数据线?若有12根地址线,8位数据线,则存储容量为多少?

4K×8RAM芯片的地址输入端为()个,数据输出端为()个。

接口芯片的作用是扩展_____。A、程停存储器;B、数据存储器;C、输入输出端口;D、地址线数日。

一个1K×8的存储芯片需要多少根地址线、数据输入线和输出线?

设某系统的CPU有地址线16条,连接了4K ROM和1K RAM。已知ROM用8708芯片(1024×8),RAM用2114芯片(1024×4)。若用高位地址线全译码输出作为各芯片的选片信号,最高地址的4条输出线接ROM,最低地址的输出线接RAM,则各片的地址范围是多少?

已知某RAM芯片的引脚中有11根地址线,8位数据线,则该存储器的容量为()字节。若该芯片所占存储空间的起始地址为2000H,其结束地址为()。

某RAM芯片的存储容量为1024×8位,该芯片的外部引脚应有几条地址线?几条数据线?若已知某RAM芯片引脚中有13条地址线,8条数据线,那么该芯片的存储容量是多少?

如果模/数转换芯片转换结果的输出端不带三态输出结构,该芯片的输出端与CPU的数据线连接时应该如何处置?

存储结构为8K×8位的EPROM芯片2764,共有()个数据引脚、()个地址引脚。用它组成64KB的ROM存储区共需()片芯片。

在给接口芯片设计地址时,应使接口芯片的片选控制端与()的输出端连接。

已知有16K×1的DRAM芯片,其引脚功能如下:地址输入A6~A0,行地址选择RAS,列地址选择CAS,数据输入端DIN,数据输出端DOUT,控制端WE。请用给定芯片构成256KB的存储器,采用奇偶校验。试问:若芯片内部采用128×128矩阵排列,求异步刷新时该存储器的刷新间隔。

RAM的基本结构包含地址译码器、存储矩阵和读写电路三大部分。一个RAM芯片有11个地址输入端,8个数据输出端,则该RAM芯片的容量是()位。A、88B、880C、211×8D、28×11

一个含有32768个存储单元的ROM,有8个数据输出端,其地址输入端有()个。A、10B、11C、12D、8

填空题设某ROM芯片的地址范围为OOOOH~OIFFH,则该ROM芯片可寻址单元有()个。

填空题在给接口芯片设计地址时,应使接口芯片的片选控制端与()的输出端连接。

问答题已知有16K×1的DRAM芯片,其引脚功能如下:地址输入A6~A0,行地址选择RAS,列地址选择CAS,数据输入端DIN,数据输出端DOUT,控制端WE。请用给定芯片构成256KB的存储器,采用奇偶校验。试问:需要芯片的总数是多少?

问答题已知有16K×1的DRAM芯片,其引脚功能如下:地址输入A6~A0,行地址选择RAS,列地址选择CAS,数据输入端DIN,数据输出端DOUT,控制端WE。请用给定芯片构成256KB的存储器,采用奇偶校验。试问:若芯片内部采用128×128矩阵排列,求异步刷新时该存储器的刷新间隔。

填空题存储结构为8K×8位的EPROM芯片2764,共有()个数据引脚、()个地址引脚。用它组成64KB的ROM存储区共需()片芯片。

填空题4K×8RAM芯片的地址输入端为()个,数据输出端为()个。

单选题某存储器芯片有地址线12根,数据线16根、该存储器芯片的存储容量为( )。A12KB8KC1KD16K

问答题某ROM芯片中有12根地址输入端和8个数据输出端,该芯片的存储容量是多少位?

问答题一个1K×8的存储芯片需要多少根地址线、数据输入线和输出线?