填空题具有“或”逻辑端口的CMOS门多余的输入端应接()电平。

填空题
具有“或”逻辑端口的CMOS门多余的输入端应接()电平。

参考解析

解析: 暂无解析

相关考题:

集成门电路使用中,对于与非门及与门,多余输出端应接低电平,对于或非门及或门,多余输入端应接高电平。此题为判断题(对,错)。

下列关于74HCT系列逻辑器件输入输出电平的描述中,正确的是(27)。A.输入为TTL电平,输出为TTL电平B.输入为CMOS电平,输出为TTL电平C.输入为TTL电平,输出为CMOS电平D.输入为CMOS电平,输出为CMOS电平

下列各种电路中哪些输出端可以直接连接使用()。 A、具有推拉式输出端的TTL门电路B、TTL电路中OC逻辑门C、具有推拉式输出端的CMOS门电路D、CMOS电路中开漏输出的逻辑门

数字集成电路闲置输入端应接地或低电平的是()。A、与门和或门B、与门和与非门C、或门和或非门

集成门电路使用中,对于与非门及与门,多余输出端应接低电平,对于或非门及或门,多余输入端应接高电平。

对CMOS门电路的多余输入端,应把其()。A、悬空B、接地C、并接其它输入端D、接电源正端

电路中,为防止干扰的窜入,与门、或门的多余输入端通常应作如下处理()A、均接高电平1B、均接低电平0C、前者接高电平1,后者接低电平0D、前者接低电平0,后者接高电平1

关于TTL电路与CMOS电路性能的比较,()说法是正确的。A、TTL电路输入端接高电平时有电流输入B、CMOS电路输入端接高电平时有电流输入C、CMOS电路输入端允许悬空,相当于输入高电平D、TTL电路输入端允许悬空,相当于输入高电平E、TTL电路输入端允许悬空,相当于输入低电平

TTL门的输入端悬空,逻辑上相当于接()电平。

CMOS与非门的未用输入端应连在高电平上。

TTL逻辑或门在使用时,如果有多余的输入端不用,下列接法正确的是()。A、通过一个上拉电阻接至电源正端B、接标准高电平C、与其他信号输入端并接使用D、悬空

或门多余端应接地。

为什么TTL集成逻辑电路的输入端悬空相当于输入高电平,TTL集成或非门如有多余输入端,能否与其它输入端并接使用?能否接电源VCC或悬空?为什么?

CMOS逻辑与门电路,多余的输入端可以悬空。

在CMOS类门中,对未使用的输入端应()A、接相应的逻辑电平B、与有用输入端并接C、悬空D、接电源

在正逻辑系统中,若要求“或”门输出端为低电平,则其输入端()A、全为低电平B、全为高电平C、只要由一个低电平D、只要有一个高电平

CMOS逻辑门在使用时,多余的输入端不允许悬空。

使用CMOS组件时应注意安全保护,其多余的输入端不能()。

CMOS与非门多余的输入端悬空即可。

CMOS逻辑门电路输入端可以悬空。

单选题电路中,为防止干扰的窜入,与门、或门的多余输入端通常应作如下处理()A均接高电平1B均接低电平0C前者接高电平1,后者接低电平0D前者接低电平0,后者接高电平1

填空题TTL门输入端口为或逻辑关系时,多余的输入端应接()电平。

单选题数字集成电路闲置输入端应接地或低电平的是()。A与门和或门B与门和与非门C或门和或非门

填空题TTL门输入端口为与逻辑关系时,多余的输入端可()处理

问答题对于或门、或非门,它们的多余输入端应当如何处理?对于与门、与非门,它们的多余输入端又应当如何处理?对于CMOS电路多余输入端是否不允许悬空?

多选题在CMOS类门中,对未使用的输入端应()A接相应的逻辑电平B与有用输入端并接C悬空D接电源

填空题CMOS门输入端口为“与”逻辑关系时,多余的输入端应接()电平。