地址码的位数决定可以直接访问的存储器容量,当地址码是10位二进制数时,可以访问的主存容量是()。A.1MB.1KC.10KD.10M
地址码的位数决定可以直接访问的存储器容量,当地址码是10位二进制数时,可以访问的主存容量是()。
A.1M
B.1K
C.10K
D.10M
B.1K
C.10K
D.10M
参考解析
解析:
相关考题:
下面关于主存储器性能说法中,错误的是()。 A.衡量一个主存储器的性能指标主要有主存容量、存储器存取时间和存储周期B.指令中地址码的位数决定了主存储器可以直接寻址的空间C.存储器存取时间是指从启动一次存储器操作到完成该操作所经历的时间D.存储周期是指连续启动两次独立的存储器操作所需间隔的最小时间,通常存储周期略小于存取时间,其差别主要与主存储器的物理实现细节有关
计算机对存储器的要求是速度快、容量大、价格低,主存储器是CPU按照地址进行随机读写的存储器,主存的特点是(3),主有的最大容量与主存的地址位数有关,64MB的主存,地址需要(4)位(二进制数)。A.CPU访问不同单元需要的时间不同B.CPU访问任何单元的速度相同C.CPU访问地址小的单元,速度较快D.访问时间不固定
目前,一般计算机系统中的主存储器容量都很大,而且越来越大。另外,由于普遍采用了虚拟存储器结构,要求指令中给出的地址码是一个虚拟地址,其长度比实际主存储器的容量所要求的长度还要长得多。例如,在一般32位计算机系统中,虚拟地址空间为4GB,因此,要求地址码的长度为32位左右。如此长的地址码对于多地址结构的指令系统是无法容忍的。因此,如何缩短地址码的长度,在指令系统中必须予以考虑。下面关于缩短地址码长度的方法正确的是(1)。Ⅰ.用主存间接寻址方式缩短地址码长度Ⅱ.用变址寻址方式缩短地址码长度Ⅲ.用寄存器间接寻址方式缩短地址码长度A.Ⅰ.Ⅱ.B.Ⅰ.Ⅱ.Ⅲ.C.Ⅱ.Ⅲ.D.Ⅰ.Ⅲ.
下面是主存储器和CAChe的比较,正确的有()A、微机主存储器多数采用半导体动态存储器(DRAM),CAChe采用半导体静态存储器(SRAM)。这两种存储器中的信息均不能长期保留B、CPU访问主存储器的速度快于访问CAChe的速度C、在配有CAChe的计算机中,CPU每次访问存储器都首先访问CAChe,若欲访问的数据在CAChe中,则访问结束,否则,再访问主存储器,并把有关数据取人CACheD、CAChe容量一般都小于主存储器
多选题下面是主存储器和CAChe的比较,正确的有()A微机主存储器多数采用半导体动态存储器(DRAM),CAChe采用半导体静态存储器(SRAM)。这两种存储器中的信息均不能长期保留BCPU访问主存储器的速度快于访问CAChe的速度C在配有CAChe的计算机中,CPU每次访问存储器都首先访问CAChe,若欲访问的数据在CAChe中,则访问结束,否则,再访问主存储器,并把有关数据取人CACheDCAChe容量一般都小于主存储器
单选题与虚拟存储器的等效访问速度无关的是()。A页地址流B页面调度策略C主存的容量D辅存的容量