某存储器的地址码为16位,因此该机由地址码计算出的主存最大容量为()K个单元。
某存储器的地址码为16位,因此该机由地址码计算出的主存最大容量为()K个单元。
相关考题:
某计算机字长为16位,运算器为16位,有16个16位通用寄存器,8种寻址方式,主存容量为64K字。指令中地址码由寻址方式字段和寄存器字段组成,采用单字长指令,则该计算机最多可构成(56)条单操作数指令:寄存器间接寻址的范围为(57)字。A.256B.512C.1024D.4096
外围电路中某电路,使用8K×4位的SRAM存储器芯片构成256K×32位的Cache存储器。(26)片,存储器地址码位数是(27),单个芯片的地址码位数是(28)。A.256B.128C.512D.255
目前,一般计算机系统中的主存储器容量都很大,而且越来越大。另外,由于普遍采用了虚拟存储器结构,要求指令中给出的地址码是一个虚拟地址,其长度比实际主存储器的容量所要求的长度还要长得多。例如,在一般32位计算机系统中,虚拟地址空间为4GB,因此,要求地址码的长度为32位左右。如此长的地址码对于多地址结构的指令系统是无法容忍的。因此,如何缩短地址码的长度,在指令系统中必须予以考虑。下面关于缩短地址码长度的方法正确的是(1)。Ⅰ.用主存间接寻址方式缩短地址码长度Ⅱ.用变址寻址方式缩短地址码长度Ⅲ.用寄存器间接寻址方式缩短地址码长度A.Ⅰ.Ⅱ.B.Ⅰ.Ⅱ.Ⅲ.C.Ⅱ.Ⅲ.D.Ⅰ.Ⅲ.
已知某机字长8位,现采用半导体存储器作主存,其地址线为16位,若使用1K×4的SRAM芯片组成该机所允许的最大主存空间,并采用存储模板结构形式。若每块模板容量为4K×8,共需多少块存储模板?
某机字长16位,CPU地址总线18位,数据总线16位,存储器按字编址,CPU的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问:【**,★,包捷5.2,编号3.3,3.5.2】该机主存采用64K×1位的DRAM芯片(内部为4个128×128阵列)构成最大主存空间,则共需()个芯片;若采用异步刷新方式,单元刷新间隔为2ms,则刷新信号的周期为()。
问答题已知某机字长8位,现采用半导体存储器作主存,其地址线为16位,若使用1K×4的SRAM芯片组成该机所允许的最大主存空间,并采用存储模板结构形式。若每块模板容量为4K×8,共需多少块存储模板?
单选题将外围设备与主存统一编址,—般是指()。A每台设备占一个地址码B每个外围接口占一个地址码C接口中的有关寄存器各占一个地址码D每台外设由一个主存单元管理