功能为“有0出1,全1出0”的门电路是()门。 A、与非门B、或非门C、异或门
TTL电路中,( )能实现“线与”逻辑 A.异或门B.与或非门C.TS门D.OC门
在TTL电路中,为了方便实现线与,专门设计出一种门电路,它是:( ) A.与非门B.或非门C.异或门D.OC门
在定点运算器中,无论采用般符号位还是单符号位,必须有()。A.译码电路,它一般用与非门来实现B.编码电路,它一般用或非门来实现C.溢出判断电路,它一般用异或门来实现D.移位电路,它一般用与或非门来实现
在定点运算器中,无论采用双符号位还是采用单符号位,都必须要有溢出判断电路,它一般用()来实现。A与非门B或非门C异或门D与或非门
在定点运算器中,无论采用双符号位还是单符号位,必须有(),它一般用()来实现。A译码电路;与非门B编码电路;或非门C溢出判断电路;异或门D移位电路;与或非门
数字电路中,“全0出1,有1出0”的元件是()。A、与门B、与非门C、或非门D、异或门
在定点运算器中,无论采用双符号位还是单符号位,必须有溢出判断电路,它一般用()A、或非门B、移位电路C、译码电路D、异或门
用高电平为输出有效的译码器实现组合逻辑电路时,还需要()。A、与非门B、或非门C、与门D、或门
下列集成电路中具有记忆功能的是()电路。A、与非门B、或非门C、RS触发器D、异或门
逻辑运算电路,采用HTL()电路组成。A、或门B、与非门C、与门D、或非门
下列集成电路中具有记忆功能的是()A、与非门电路B、或非门电路C、RS触发器
在逻辑门电路中,符合“输入端全1出0,有0出1”的是()。A、与非门B、或非门C、异或门D、逻辑表达式为BAY
在定点运算器中,无论采用双符号位还是单符号位,必须有(),它一般用()来实现。
在定点运算器中,无论采用变形补码(双符号位)法,还是单符号法,都必须有(),它一般用异或门来实现。A、溢出判断电路B、译码电路C、编码电路D、移位电路
一个两输入端的门电路,当输入为10时,输出不是1的门电路为()A、与非门B、或门C、或非门D、异或门
TTL电路中,能实现“线与”逻辑()。A、异或门B、OC门C、TS门D、与或非门
输入输出关系满足“全1出0,有0出1”的门电路是()。A、与非门B、或非门C、与或非门D、异或门
构成计数器的基本电路是()。A、或非门B、与非门C、与或非门D、触发器
单选题TTL电路中,能实现“线与”逻辑()。A异或门BOC门CTS门D与或非门
单选题在定点运算器中,无论采用双符号位还是单符号位,必须有溢出判断电路,它一般用()A或非门B移位电路C译码电路D异或门
单选题用低电平为输出有效的译码器实现组合逻辑电路时,还需要()。A与非门B或非门C与门D或门
单选题在定点运算器中,无论采用双符号位还是单符号位,必须有(),它一般用()来实现。A译码电路;与非门B编码电路;或非门C溢出判断电路;异或门D移位电路;与或非门
单选题一个两输入端的门电路,当输入为10时,输出不是1的门电路为()A与非门B或门C或非门D异或门
单选题在定点运算器中,无论采用双符号位还是采用单符号位,都必须要有溢出判断电路,它一般用()来实现。A与非门B或非门C异或门D与或非门
单选题在定点运算器中,无论采用变形补码(双符号位)法,还是单符号法,都必须有(),它一般用异或门来实现。A溢出判断电路B译码电路C编码电路D移位电路