下列哪些是加法器?()A.74LS183B.74LS138C.74LS283D.74LS148

下列哪些是加法器?()

A.74LS183

B.74LS138

C.74LS283

D.74LS148


参考答案和解析
74LS283;74LS183

相关考题:

加法器有串行进位和并行进位两种连接方式:() A、串行进位加法器的电路结构简单,工作速度慢。B、并行进位加法器的速度快,电路结构复杂。C、串行进位加法器的电路结构简单,工作速度快。D、并行进位加法器的速度慢,电路结构简单。

串行进位加法器电路简单、但速度较慢,并行进位加法器速度较快、但电路复杂。() 此题为判断题(对,错)。

8086/8088的BIU有哪些特点() A、8086的指令队列为8个字节B、8086的指令队列为6个字节C、地址加法器用来产生16位地址D、地址加法器用来产生20位地址

前进位加法器比串行进位加法器速度慢。() 此题为判断题(对,错)。

下列不属于浮点运算器的部件是() A、累加器B、乘商寄存器C、地址寄存器D、加法器

下列器件中,属于时序部件的是()。A、计数器B、译码器C、加法器D、多路选择器

常用组合电路有哪些?_________ A.加法器B.编码器C.译码器D.数据分配器和多路选择器

下列运放中,输出电压与输入电压同相的是(). A、倒相放大器B、非倒相放大器C、同相输入加法器D、反相输入加法器

电路如图所示,该电路完成的功能是( )。A. 8位并行加法器 B. 8位串行加法器C. 4位并行加法器 D. 4位串行加法器

在串行进位的并行加法器中,影响加法器运算速度的关键因素是()。A.门电路的级延迟B.元器件速度C.进位传递延迟D.各位加法器速度的不同

下列关于加法器的说法错误的是()。A.实现n位的串行加法器只需1位全加器B.实现n位的并行加法器需要n位全加器C.影响并行加法器速度的关键固素是加法器的位数的多少D.加法器是一种组合逻辑电路

功率变送器的核心部分是加法器。A对B错

下列不属于组合逻辑电路的加法器为()。A、半加器B、全加器C、多位加法器D、计数器

8086CPU内部结构按功能分为()A、EU和加法器B、BIU和寄存器C、EU和BIUD、寄存器和加法器

加法器采用并行进位的目的是()。A、提高加法器的速度B、快速传递进位信号C、优化加法器结构D、增强加法器功能

乘法器的硬件结构通常采用()A、串行加法器和串行移位器B、并行加法器和串行左移C、并行加法器和串行右移D、串行加法器和串行右移

下列器件中是()现场片。A、触发器B、计数器C、EPROMD、加法器

在一位数加法器中有一种加法器是全加器,其输入变量的个数是()。A、3B、2C、1D、4

采用串行加法器比采用并行加法器的运算速度快。

并行加法器采用超前进位的目的是简化电路结构。

下列逻辑电路中为时序逻辑电路的是()。A、变量译码器B、加法器C、数码寄存器D、计数器

下列器件属于组合逻辑器件的是()。A、加法器B、比较器C、译码器D、数据选择器

()是控制功能块的一种离散功能A、堆栈加法器B、给定量加法器C、信号选择器D、电机控制

功率变送器的核心部分是加法器。

多选题下列器件属于组合逻辑器件的是()。A加法器B比较器C译码器D数据选择器

单选题在定点二进制运算器中,加法运算一般通过()来实现。A原码运算的二进制加法器B反码运算的二进制加法器C补码运算的十进制加法器D补码运算的二进制加法器

单选题A 8位并行加法器B 8位串行加法器C 4位并行加法器D 4位串行加法器

单选题加法器采用并行进位的目的是()。A提高加法器的速度B快速传递进位信号C优化加法器结构D增强加法器功能