下列关于加法器的说法错误的是()。A.实现n位的串行加法器只需1位全加器B.实现n位的并行加法器需要n位全加器C.影响并行加法器速度的关键固素是加法器的位数的多少D.加法器是一种组合逻辑电路
下列关于加法器的说法错误的是()。
A.实现n位的串行加法器只需1位全加器
B.实现n位的并行加法器需要n位全加器
C.影响并行加法器速度的关键固素是加法器的位数的多少
D.加法器是一种组合逻辑电路
B.实现n位的并行加法器需要n位全加器
C.影响并行加法器速度的关键固素是加法器的位数的多少
D.加法器是一种组合逻辑电路
参考解析
解析:n位的并行加法器有n位的全加器,可同时对数据的各位相加,但低位运算所产生的进位会影响高位的运算结果,所以并行加法器的运算时间主要由进位信号的传递时间决定,而不是加法器位数的多少,选C项。
相关考题:
以下关于字长的说法,错误的是()。A、字长是由CPU内部的寄存器、加法器和数据总线的位数决定的B、字长标志着计算机处理信息的精度C、字长越长,精度越高,速度越快,但价格也越高D、当前普通微机字长一般是16位
单选题以下关于字长的说法,错误的是()。A字长是由CPU内部的寄存器、加法器和数据总线的位数决定的B字长标志着计算机处理信息的精度C字长越长,精度越高,速度越快,但价格也越高D当前普通微机字长一般是16位
单选题加法器采用并行进位的目的是()。A提高加法器的速度B快速传递进位信号C优化加法器结构D增强加法器功能