Cache-主存层次结构设置的理论依据是基于程序访问的局部性原理。
Cache-主存层次结构设置的理论依据是基于程序访问的局部性原理。
参考答案和解析
速度;容量
相关考题:
● 虚拟内存是基于程序的局部性原理而设计的。下面关于局部性原理的描述正确的是 (51) 。(51)A. 程序代码顺序执行B. 程序按照非一致性方式访问内存C. 程序连续地访问许多变量D. 程序在一段时间内访问相对小的一段地址空间
在存储器层次结构中,存储器从速度最快到最慢的排列顺序是() A、寄存器-主存-Cache-辅存B、寄存器-主存-辅存-CacheC、寄存器-Cache-辅存-主存D、寄存器-Cache-主存-辅存
虚拟内存是基于程序的局部性原理而设计的。下面关于局部性原理的描述正确的是______。A.程序代码顺序执行B.程序按照非一致性方式访问内存C.程序连续地访问许多变量D.程序在一段时间内访问相对小的一段地址空间A.B.C.D.
某计算机的存储系统由Cache-主存系统构成,Cache的存取周期为10ns,主存的存取周期为50ns。在CPU执行一段程序时,Cache完成存取的次数为4800次,主存完成存取的次数为200次,则CPU访问存储系统的平均访问时间是(30)ns,该Cache-主存系统的效率是(31)。A.10B.11.60C.11.68D.50
●以下关于程序访问局部性原理的叙述,错误的是(18)。(18)A.程序访问具有时间局部性,即最近将要用的信息很可能是正在使用的信息B.程序访问具有空间局部性,即最近将要用的信息很可能与正在使用的信息在存储空间上是相邻的C.程序访问局部性是构成层次结构的存储系统的主要依据D.程序访问局部性是确定存储系统的性能指标(命中率、平均访问时间、访问效率等)的主要依据
下面关于Cache的叙述,错误的是()A、高速缓冲存储器简称CacheB、Cache处于主存与CPU之间C、程序访问的局部性为Cache的引入提供了理论依据D、Cache的速度远比CPU的速度慢
虚拟内存是基于程序的局部性原理而设计的。下面关于局部性原理的描述正确的是()A、程序代码顺序执行B、程序按照非一致性方式访问内存C、程序连续地访问许多变量D、程序在一段时间内访问相对小的一段地址空间
名词解释题程序访问的局部性原理