单选题以下ARM处理器的指令或伪指令错误的是()。AMOVR1,R2BLDRR1,#0x12345678CLDRR1,=0x00000020DADCR1,R2,R3
单选题
以下ARM处理器的指令或伪指令错误的是()。
A
MOVR1,R2
B
LDRR1,#0x12345678
C
LDRR1,=0x00000020
D
ADCR1,R2,R3
参考解析
解析:
暂无解析
相关考题:
以下关于ARM处理器工作状态说法错误的是()。A.工作状态包括ARM状态、Thumb及Thumb-2状态和调试状态三种B.ARM状态既支持16位指令宽度也支持32位指令宽度C.Thumb状态或Thumb-2状态下代码密度大于ARM状态,占用存储空间较小D.ARM处理器复位后总处于ARM状态
关于ARM的工作状态,以下说法正确的是()。A.ARM处理器的工作状态包括ARM状态和Thumb状态两种B.ARM状态支持16位指令宽度也支持32位指令宽度C.Thumb状态或Thumb-2状态下,代码密度低于ARM状态,占用存储空间变大D.ARM处理器复位后自动进入ARM状态
ARM处理器用一条指令完成有条件的无符号数加法运算,并更新CPSR中的状态,条件是如果相等, 要求指令执行R1+R2,结果送R3中,则这条指令为___【15】____;如果条件是大于,要求指令执行R1-R2,结果放R3中,则该指令为___【16】___。
关于ARM处理器的命名,以下说法错误的是()。A.ARM11之前的命名中TDMI中的T的含义是Thumb,即支持高密度16位Thumb指令集B.ARM11之后,采用ARMCortex来命名C.ARM Cortex-R为高端应用型Cortex处理器D.ARM Cortex-M系列处理器内部没有MMU部件
某ARM指令完成的功能是“如果相等,则进行带进位的加法”,该指令是()。A.ADCNE R1,R2,R3B.ADDEQ R1,R2,R3C.ANDEQ R1,R2,R3D.ADCEQ R1,R2,R3
ARM指令完成的功能是当条件为“带符号数小于”时,将R2和R3进行逻辑或操作,结果存放在R1中,正确的指令是:()。A.ORRMIR1,R2,R3B.ORREQ R1,R2,R3C.ORRLT R1,R2,R3D.ORRNE R1,R2,R3
关于ARM的工作状态,以下说法正确的是()。A、ARM处理器的工作状态包括ARM状态和Thumb状态两种B、ARM状态支持16位指令宽度也支持32位指令宽度C、Thumb状态或Thumb-2状态下,代码密度低于ARM状态,占用存储空间变大D、ARM处理器复位后自动进入ARM状态
以下关于ARM处理器工作状态说法错误的是()。A、工作状态包括ARM状态、Thumb及Thumb-2状态和调试状态三种B、ARM状态既支持16位指令宽度也支持32位指令宽度C、Thumb状态或Thumb-2状态下代码密度大于ARM状态,占用存储空间较小D、ARM处理器复位后总处于ARM状态
ARM汇编语句“ADD R0, R2, R3, LSL#1”的作用是()A、 R0 = R2 + (R3 1) B、 R0 =( R2 1) + R3 C、 R3= R0+ (R2 1) D、 (R3 1)= R0+ R2
关于ARM嵌入式处理器的工作状态,以下说法正确的是()A、ARM状态是32位兼容16位指令的状态B、ARM处理器复位时自动进入Thumb状态C、ARM9支持Thumb-2状态D、Thumb状态为16位指令状态,指令长度全部为16位
关于ARM处理器的命名,以下说法错误的是()。A、ARM11之前的命名中TDMI中的T的含义是Thumb,即支持高密度16位Thumb指令集B、ARM11之后,采用ARMCortex来命名C、ARM Cortex-R为高端应用型Cortex处理器D、ARM Cortex-M系列处理器内部没有MMU部件
单选题某ARM指令完成的功能是“如果相等,则进行带进位的加法”,该指令是()。AADCNE R1,R2,R3BADDEQ R1,R2,R3CANDEQ R1,R2,R3DADCEQ R1,R2,R3
单选题关于ARM的工作状态,以下说法正确的是()。AARM处理器的工作状态包括ARM状态和Thumb状态两种BARM状态支持16位指令宽度也支持32位指令宽度CThumb状态或Thumb-2状态下,代码密度低于ARM状态,占用存储空间变大DARM处理器复位后自动进入ARM状态
单选题以下关于ARM处理器工作状态说法错误的是()。A工作状态包括ARM状态、Thumb及Thumb-2状态和调试状态三种BARM状态既支持16位指令宽度也支持32位指令宽度CThumb状态或Thumb-2状态下代码密度大于ARM状态,占用存储空间较小DARM处理器复位后总处于ARM状态