单选题将高速缓存分为指令缓存(ICache)和数据缓存(DCache)的体系结构是()A冯•诺依曼结构B哈佛结构CRISCDCISC
单选题
将高速缓存分为指令缓存(ICache)和数据缓存(DCache)的体系结构是()
A
冯•诺依曼结构
B
哈佛结构
C
RISC
D
CISC
参考解析
解析:
暂无解析
相关考题:
在ARP协议中,通常情况下()说法是错误的。 A.高速缓存区中的ARP表是由人工建立的B.高速缓存区中的ARP表是由主机自动建立的;C.高速缓存区中的ARP表是动态的;D.高速缓存区中的ARP表保存了主机IP地址和物理地址的映射关系。
高速缓存cache与主存间采用全相联地址映像方式,高速缓存的容量为4MB,分为 4块,每块1MB,主存容量为256MB。 若主存读写时间为30ns,高速缓存的读写时间为3ns,平均读写时间为3.27ns,则该高速缓存的命中率为(3)%。若地址变换表如下所示,则主存地址为8888888H时,高速缓存地址为(4)H。A.90B.95C.97D.99
我们可以将存储系统分为三级:高速缓存、内存和外存,CPU对存储器的访问速度由快到慢的排序为( )。 A、高速缓存-内存-外存B、外存-内存-高速缓存C、高速缓存-外存-内存D、内存-高速缓存-外存
关于平台缓存下面说法错误的是()A、平台缓存分为进程内缓存和分布式缓存B、进程内缓存基于开源框架Ehcache进行扩展实现C、进程内缓存适合存储海量的数据,适合在云环境下的缓存应用D、平台缓存支持通过缓存注解和接口调用两种方式缓存业务数据
给定高速缓存参数:每个存储器地址有m=32位,高速缓存的大小C=1024,每个高速缓存组有E=1个高速缓存行,每个高速缓存行由一个B=4字节的数据块组成,则每个高速缓存的高速缓存数组数S、标记位数t、组索引位数s、块偏移位数b分别为()A、256 22 8 2B、256 24 5 3C、32 22 5 3D、32 24 8 2
计算机的存储器体系由不同类型的存储器组成多层结构,按存取速度从慢到快排列的是()。A、软盘、光盘、硬盘、内存、高速缓存B、内存、高速缓存、光盘、硬盘、软盘C、高速缓存、内存、光盘、硬盘、软盘D、内存、高速缓存、光盘、软盘、硬盘
在ChipsetFeaturesSetup中,若将SystemBIOSCacheable选项设置为“ENABLED”,则系统将把()A、BIOS调入一级高速缓存B、BIOS调入二级高速缓存C、CMOS参数调入一级高速缓存D、CMOS参数调入二级高速缓存
下面数据载体中,按容量递增,速度递减排列的是()A、CPU内部寄存器,高速缓存器,内存储器B、高速缓存器,CPU内部寄存器,内存储器C、内存储器,高速缓存器,CPU内部寄存器D、内存储器,高速缓存器,CPU内部寄存器
单选题计算机的存储器体系由不同类型的存储器组成多层结构,按存取速度从慢到快排列的是()。A软盘、光盘、硬盘、内存、高速缓存B内存、高速缓存、光盘、硬盘、软盘C高速缓存、内存、光盘、硬盘、软盘D内存、高速缓存、光盘、软盘、硬盘
单选题给定高速缓存参数:每个存储器地址有m=32位,高速缓存的大小C=1024,每个高速缓存组有E=1个高速缓存行,每个高速缓存行由一个B=4字节的数据块组成,则每个高速缓存的高速缓存数组数S、标记位数t、组索引位数s、块偏移位数b分别为()A256 22 8 2B256 24 5 3C32 22 5 3D32 24 8 2
单选题()又称为高速缓存,是可以进行高速数据传输的存储器。A缓存B外频C倍频D主频