单选题利用2个74LSl38和1个非门,可以扩展得到1个()线译码器。A2—4B3—8C4—16D无法确定。

单选题
利用2个74LSl38和1个非门,可以扩展得到1个()线译码器。
A

2—4

B

3—8

C

4—16

D

无法确定。


参考解析

解析: 暂无解析

相关考题:

普通的TTL与非门可以线与。() 此题为判断题(对,错)。

普通的TTL与非门:() A、不能实现线与B、多余输入端可以接逻辑“1”C、可以实现线与

用原码输出的译码器实现多输出逻辑函数,需要增加若干个()。 A、非门B、与非门C、或门D、或非门

利用2个74LS138和1个非门,可以扩展得到1个()线译码器。 A、4-16B、3-8C、2-4D、无法确定

下列哪些组合能实现一个5-32二进制译码器()。 A、2个3-8译码器和一个非门B、3个3-8译码器和一个非门C、4个3-8译码器和一个非门D、5个3-8译码器

利用2个74LS38和个非门,可以扩展得到个( )线译码器。 A、4-16B、3-8C、2-4D、无法确定。

对8421BCD码进行译码应选用()A、3线——8线译码器B、4线——10线译码器C、2线——4线译码器D、4线——16线译码器

属于组合电路的有() A译码器B多路开关C加法器D由于非门构成的其他逻辑电路

计算机中数据总线驱动电路使用的基本逻辑单元是()。 A.非门B.三态门C.触发器D.译码器

可以实现线与的逻辑门是()。 A、OC门B、三态门C、传输们D、与非门

试用4线-16线译码器74154、16选1数据选择器74150以及非门7404设计一个用6根线传输16 线信号的电路(需要查阅74154和74150数据手册,了答案这两个芯片的功能)。

利用定时器555可以设计实现()。A、全加器B、多谐振荡器C、寄存器D、译码器

以下电路中可以实现“线与”功能的有()A、与非门B、三态输出门C、集电极开路门D、CMOS与非门

员工技能的扩展都是可以得到报酬的。

用高电平为输出有效的译码器实现组合逻辑电路时,还需要()。A、与非门B、或非门C、与门D、或门

存储器字数的扩展可以利用外加译码器控制数个芯片的片选输入端来实现。

下列各门电路中,()的输出端可直接相连,实现线与。A、一般TTL与非门B、集电极开路TTL与非门C、一般CMOS与非门D、一般TTL或非门

通过多个T单元的复接,可以扩展T接线器的容量。利用()个 256×256的T接线器可以得到一个512×512的T接线器。

下面对TTL和CMOS集成电路描述错误的是()。A、TTL集成门电路的电源电压比CMOS集成门电路的电源电压范围宽。B、TTL集成门电路的功耗比CMOS集成门电路的功耗低。C、TTL与非门的输入端可以悬空,CMOS与非门的输入端不可以悬空。D、TTL与非门和CMOS与非门的输入端都可以悬空。

Q=ABCDE+FGHI逻辑表达式的是:()。A、与非门B、与或非门C、扩展器

单选题利用2个74LS138和1个非门,可以扩展得到1个()线译码器。A2-4B3-8C4-16D无法确定

填空题通过多个T单元的复接,可以扩展T接线器的容量。利用()个 256×256的T接线器可以得到一个512×512的T接线器。

单选题用低电平为输出有效的译码器实现组合逻辑电路时,还需要()。A与非门B或非门C与门D或门

单选题用原码输出的译码器实现多输出逻辑函数,需要增加若干个()。A非门B与非门C或门D或非门

单选题多余输入端可以悬空使用的门是()。A与门BTTL与非门CCMOS与非门D或非门

单选题Q=ABCDE+FGHI逻辑表达式的是:()。A与非门B与或非门C扩展器

判断题3线—8线译码器电路是三—八进制译码器。A对B错