填空题直接设计在CPU内部的高速缓存的存储器容量一般在()之间。
填空题
直接设计在CPU内部的高速缓存的存储器容量一般在()之间。
参考解析
解析:
暂无解析
相关考题:
存储器设计的目标之一是以较小的成本使存储体系与CPU的速度相匹配。为了实现此目标,速度、容量和价格是设计存储器时应考虑的主要因素,以确定存储器体系结构。一般情况下,理想的存储体系结构层次从低到高依次为()。A.主存储器、辅助存储器、高速缓存、寄存器B.辅助存储器、主存储器、高速缓存、寄存器C.高速缓存、主存储器、辅助存储器、寄存器D.寄存器、高速缓存、主存储器、辅助存储器
在主存储器和CPU之间增加Cache的目的是______。A.解决CPU和主存之间的速度匹配问题B.扩大主存储器容量C.扩大CPU中通用寄存器的数量D.既扩大主存储器容量,又扩大CPU中通用寄存器的数量
下列关于存储器技术说法正确的是()A、不同存储器技术的访问时间差异很大,速度较快的技术每字节的成本要比速度较慢的技术高,而且容量较小B、不同存储器技术的访问时间差异很小,CPU和主存之间的速度差距在增大C、速度较快的存储器技术毎字节的成本要比速度较慢的技术高,而且容量更大,CPU和主存之间的速度差距在减小D、不同存储器技术的访问时间差异很大,CPU和主存之间的速度差距在减小
在主存储器和CPU之间增设高速缓冲存储器Cache的目的是()。A、扩大主存储器的容量B、解决CPU与主存储器之间的速度匹配问题C、扩大CPU中通用寄存器的数量D、既扩大主存储器的容量又扩大CPU中通用寄存器的数量
下面是对高速缓冲存储器(CAChe)的描述,正确的有()A、CAChe是位于CPU与主存储器之间,对用户是透明的一种高速小容量存储器B、在现代CPU设计技术中,常将CAChe分成一级CAChe和二级CACheC、一级CAChe容量一般较小,二级CAChe的容量相对一级CAChe要大一些D、高速缓存中存放的是正在运行的一小段程序和数据
下面数据载体中,按容量递增,速度递减排列的是()A、CPU内部寄存器,高速缓存器,内存储器B、高速缓存器,CPU内部寄存器,内存储器C、内存储器,高速缓存器,CPU内部寄存器D、内存储器,高速缓存器,CPU内部寄存器
多选题下面是对高速缓冲存储器(CAChe)的描述,正确的有()ACAChe是位于CPU与主存储器之间,对用户是透明的一种高速小容量存储器B在现代CPU设计技术中,常将CAChe分成一级CAChe和二级CACheC一级CAChe容量一般较小,二级CAChe的容量相对一级CAChe要大一些D高速缓存中存放的是正在运行的一小段程序和数据
判断题高速缓存存储器用于CPU与主存储器之间进行数据交换的缓冲。其特点是速度快,但容量小。A对B错