在主存储器和CPU之间增加Cache的目的是______。A.解决CPU和主存之间的速度匹配问题B.扩大主存储器容量C.扩大CPU中通用寄存器的数量D.既扩大主存储器容量,又扩大CPU中通用寄存器的数量
在主存储器和CPU之间增加Cache的目的是______。
A.解决CPU和主存之间的速度匹配问题
B.扩大主存储器容量
C.扩大CPU中通用寄存器的数量
D.既扩大主存储器容量,又扩大CPU中通用寄存器的数量
B.扩大主存储器容量
C.扩大CPU中通用寄存器的数量
D.既扩大主存储器容量,又扩大CPU中通用寄存器的数量
参考解析
解析:本题考查计算机体系结构方面的基础知识。高速缓冲存储器(Cache)是存在于主存与CPU之间的一级存储器,由静态存储芯片(SRAM)组成,容量比较小但速度比主存高得多,接近于CPU的速度。它和主存储器一起构成一级的存储器。高速缓冲存储器和主存储器之间信息的调度和传送是由硬件自动进行的。在计算机技术发展过程中,主存储器存取速度一直比中央处理器操作速度慢得多,使中央处理器的高速处理能力不能充分发挥,整个系统的工作效率受到影响。有很多方法可用来缓和中央处理器和主存储器之间速度不匹配的矛盾,如采用多个通用寄存器、多存储体交叉存取等,在存储层次上采用高速缓冲存储器也是常用的方法之一。很多大、中型计算机以及新近的一些小型机、微型机也都采用高速缓冲存储器。根据程序局部性原理,正在使用的主存储器某一单元邻近的那些单元将被用到的可能性很大。因而,当中央处理器存取主存储器某一单元时,计算机硬件就自动地将包括该单元在内的那一组单元内容调入高速缓冲存储器,中央处理器即将存取的主存储器单元很可能就在刚刚调入到高速缓冲存储器的那一组单元内。于是,中央处理器就可以直接对高速缓冲存储器进行存取。在整个处理过程中,如果中央处理器绝大多数存取主存储器的操作能为存取高速缓冲存储器所代替,计算机系统处理速度就能显著提高。
相关考题:
●下面是关于CPU与主存储器之间的Cache的叙述,其中正确的是 (43) 。(43) A.Cache存放的只是主存储器中某一部分内容的映象B.Cache能由用户直接访问C.位于主板上的L2 Cache要比与CPU封装在一起的L2 Cache速度快D.位于主板上的L2 Cache要比与CPU做在一基片上的L2 Cache速度快
● 以下关于CPU 与主存之间增加高速缓存(Cache)的叙述中,错误的是 (4) 。(4)A. Cache扩充了主存储器的容量B. Cache可以降低由于CPU 与主存之间的速度差异造成的系统性能影响C. Cache的有效性是利用了对主存储器访问的局部性特征D. Cache中通常保存着主存储器中部分内容的一份副本
●主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是 (56) 。(56) A.解决CPU、主存速度匹配B.增加CPU通用寄存器数量C.扩大主存容量D.扩大主存容量和增加CPU通用寄存器数量
以下关于CPU与主存之间增加调整缓存(Cache)的叙述,不正确的是()。 A.Cache扩充了主存储器的容量B.Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响C.Cache的有效性是利用了对主存储器访问的局部特征D.Cache中通常保存着主存储器中部分内容的一份副本
主存储器和CPU之间增加Cache的目的是________。A.解决CPU和主存之间的速度匹配问题B.扩大主存储器的容量C.扩大CPU中通用寄存器的数量D.既扩大主存容量又扩大CPU通用寄存器数量
以下关于CPU与主存之问增加高速缓存(Cache)的叙述中,错误的是______。A.Cache扩充了主存储器的容量B.Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响C.Cache的有效性是利用了对主存储器访问的局部性特征D.Cache中通常保存着主存储器中部分内容的一份副本A.B.C.D.
高档486PC 机,主板(母板)上一般带有高速缓冲存储器,简称CACHE,这个CACHE是( )。A.硬盘与主存储器之间的缓存B.软盘与主存储器之间的缓存C.CPU与视频设备之间的缓存D.CPU与主存储器之间的缓存
下面是关于CPU与主存储器之间的Cache的叙述,其中正确的是( )。A.Cache中存放的主存储器中某一部分内容的映象B.Cache能由用户直接访问C.位于主板上的12 Cache要比与CPU封装在一起的L1 Cache速度快D.Cache存储器的功能不全由硬件实现
以下关于cache的阐述中,()是不对的。A、CPU存取cache中的数据较快B、cache封装到CPU芯片内C、cache是介于CPU和硬盘驱动器之间的存储器D、cache是介于CPU和内存之间的高速存储器
下面是主存储器和CAChe的比较,正确的有()A、微机主存储器多数采用半导体动态存储器(DRAM),CAChe采用半导体静态存储器(SRAM)。这两种存储器中的信息均不能长期保留B、CPU访问主存储器的速度快于访问CAChe的速度C、在配有CAChe的计算机中,CPU每次访问存储器都首先访问CAChe,若欲访问的数据在CAChe中,则访问结束,否则,再访问主存储器,并把有关数据取人CACheD、CAChe容量一般都小于主存储器
主存储器和CPU之间增加Cache的目的是()。A、解决CPU和主存之间的速度匹配问题B、扩大主存储器容量C、扩大CPU中通用寄存器的数量D、既扩大主存储器容量,又扩大CPU中通用寄存器的数量
在主存储器和CPU之间增设高速缓冲存储器Cache的目的是()。A、扩大主存储器的容量B、解决CPU与主存储器之间的速度匹配问题C、扩大CPU中通用寄存器的数量D、既扩大主存储器的容量又扩大CPU中通用寄存器的数量
单选题主存储器和CPU之间增加Cache的目的是( )。A解决CPU和主存之间的速度匹配问题B扩大主存储器容量C扩大CPU中通用寄存器的数量D既扩大主存储器容量,又扩大CPU中通用寄存器的数量
单选题在主存和CPU之间增加cache的目的是()。A提高内存的可靠性B解决CPU与内存之间的速度匹配问题C增加内存容量,及加快存取速度D增加内存容量