1、某微处理器系统有8个I/O接口芯片,每个接口芯片占用8个端口地址。若起始地址为0x9000,8个接口芯片的地址连续分布,用74LS138作为译码器,试画出端口译码电路图,并说明每个芯片的端口地址范围。
1、某微处理器系统有8个I/O接口芯片,每个接口芯片占用8个端口地址。若起始地址为0x9000,8个接口芯片的地址连续分布,用74LS138作为译码器,试画出端口译码电路图,并说明每个芯片的端口地址范围。
参考答案和解析
为了压缩指令字的长度必须设法把一个微指令周期中的互斥性微命令信号组合在一个小组中进行分组译码。 经分析(efh)和(bij)可分别组成两个小组或两个字段然后进行译码可得6个微命令信号剩下的a、c、d、g这4个微命令信号可进行直接控制其整个控制字段组成如下: 为了压缩指令字的长度,必须设法把一个微指令周期中的互斥性微命令信号组合在一个小组中,进行分组译码。经分析,(e,f,h)和(b,i,j)可分别组成两个小组或两个字段,然后进行译码,可得6个微命令信号,剩下的a、c、d、g这4个微命令信号可进行直接控制,其整个控制字段组成如下:
相关考题:
()是任何I/O接口中必不可少的逻辑器件A、数据缓冲器、控制寄存器、状态寄存器B、数据缓冲器、端口地址译码器、读/写控制逻辑C、数据缓冲器、端口地址译码器、中断控制逻辑D、控制寄存器、端口地址译码器、中断控制逻辑
在现行PC机中,常用存储器地址线中的低10位作输入/输出口地址线。设某接口芯片内部有16个端口,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为( )。A.全部10位地址线B.其中的高8位地址线C.其中的高6位地址线D.其中的高4位地址线
在现行PC机中,常用存储器地址线中的低10位作输入输出口地址线。设某接口芯片内部有16个端口,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为( )。A.其中的高8位地址线B.其中的高4位地址线,C.其中的高6位地址线D.以上都不对
在现行PC机中,常用存储器地址线中的低10位作为输入/输出口地址线。设某接口芯片内部有16个端口,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为: ( )。A.全部10位地址线B.其中的高8位地址线C.其中的高6位地址线D.其中的高4位地址线
下面关于S3C2410嵌入式微处理器芯片GPIO端口的叙述中,错误的是()。A.GPIO端口有GPA/GPB/GPC/GPD共4个并行I/O接口B.GPIO端口的多个并行I/O接口中,有的接口的功能是单一的,有的接口的功能是复用的C.GPIO端口的每个并行I/O接口都有控制寄存器、数据寄存器以及上拉寄存器D.GPIO端口属于芯片内部的低带宽组件
下面关于S3C2410嵌入式微处理器芯片GPIO端口的叙述中,错误的是:()。A.GPIO端口有GPA/GPB/GPC/GPD/GPE/GPF/GPG/GPH多个并行I/O接口B.GPIO端口中有的I/O接口的功能是复用的,例如可以作为外部中断C.GPIO端口中的每个并行I/O接口中的上拉寄存器决定该接口引脚是否要被内部上拉D.GPIO端口属于芯片内部的高带宽组件
有一微机系统,采用CPU的低10位地址线A0~A9作为输入输出口的地址线,系统中接口芯片内部有16个端口地址,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为()。A.A5~A9B.A4~A9C.A2~A9D.A0~A9
有一微机系统,采用CPU的低10位地址线A0~A9作为输入输出口的地址线,系统中接口芯片内部有16个端口地址,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为()。A、A5~A9B、A4~A9C、A2~A9D、A0~A9
单选题8255A芯片的地址线A1,A0分别接8086的A2,A1,8086芯片的A0参予8255A的片选译码,接到74LS138的G2A。该接口芯片初始化指令为OUT 8EH,AL则8255A的PA口地址为()A8CHB88HC89HD8AH
单选题在8086/8088微机系统中,从I/O接口读入一个字节数据到AL寄存器中,使用指令是( )AMOVAL,端口地址BINAL,端口地址COUT端口地址,ALDMOV端口地址,AL