某计算机主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节编址。现要用4K*4位的RAM芯片来设计该存储器的RAM区,则需要RAM芯片数是(填写阿拉伯数字即可)
某计算机主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节编址。现要用4K*4位的RAM芯片来设计该存储器的RAM区,则需要RAM芯片数是(填写阿拉伯数字即可)
参考答案和解析
D 解析:根据题意可知,该机主存由4 K×8位ROM和60 K×8位RAM组成;又现有ROM芯片为2 K×8位,故ROM需进行字扩展,用2片2 K×8位ROM串联组成4 K×8位ROM;RAM芯片为4 K×4位,故RAM需进行位字扩展,用2片4 K×4位RAM并联构成4 K×8位RAM,再用15片4 K×8位RAM串联组成60 K×8位RAM,即共需2×15=30片4 K×4位的RAM芯片。
相关考题:
下面关于ROM、RAM的叙述中,正确的是A.ROM在系统工作时既能读又能写B.ROM芯片掉电后,存放在芯片中的内容会丢失C.RAM是随机存取存储器D.RAM芯片掉电后,存放在芯片中的内容不会丢失
下面关于ROM、RAM的叙述中,正确的是A.ROM在系统工作时既能读也能写B.ROM芯片掉电后,存放在芯片中的内容会丢失C.RAM是随机存取的存储器D.RAM芯片掉电后,存放在芯片中的内容不会丢失
●某嵌入式系统主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节编址。现要用2K×8位的ROM芯片和4K×4位的RAM芯片来设计该存储器,则需要上述规格的ROM芯片数和RAM芯片数分别是(47).(47) A.1、15B.2、15C.1、30D.2、30
用64K×8的RAM芯片和32K×16的ROM芯片设计一个256K×16的存储器,地址范围为00000H~3FFFFH,其中ROM的地址范围为10000H~1FFFFH,其余为RAM的地址。则地址线为(1)根,数据线为(2)根;ROM需要(3)片,RAM需要(4)片。CPU执行一段程序时,Cache完成存取的次数为5000次,主存完成存取的次数为200次。已知Cache的存取周期为40ns,主存的存取周期为160ns。其两级存储器的平均访问时间为(5)ns。A.18B.9C.16D.8
下面关于ROM、RAM的叙述中,正确的是( )。A.ROM 在系统工作时既能读也能写B.ROM芯 片掉电后,存放在芯片中的内容会丢失C.RAM是随机存取的存储器D.RAM芯片掉电后,存放在芯片中的内容不会丢失
使用下列RAM芯片,组成所需的存储容量,文各需多少RAM芯片?各需多少RAM芯片组?共需多少寻址线?每块片子需多少寻址线? (1)512×2的芯片,组成8KB的存储容量; (2)1K×4b的芯片,组成64KB的存储容量;
下面关于ROM、RAM的叙述中,正确的是().A、ROM在系统工作时既能读又能写B、ROM芯片掉电后,存放在芯片中的内容会丢失C、RAM是随机存取存储器D、RAM芯片掉电后,存放在芯片中的内容不会丢失
现有如下存储芯片:2K×1的ROM、4K×1的RAM、8K×1的ROM。若用它们组成容量为16KB的存储器,前4KB为ROM,后12KB为RAM ,CPU的地址总线16位。各种存储芯片分别用多少片?
设某系统的CPU有地址线16条,连接了4K ROM和1K RAM。已知ROM用8708芯片(1024×8),RAM用2114芯片(1024×4)。若用高位地址线全译码输出作为各芯片的选片信号,最高地址的4条输出线接ROM,最低地址的输出线接RAM,则各片的地址范围是多少?
已知某RAM芯片的容量为4K×4b,该芯片有数据线D3~D0,地址线A11~A0,读写控制线WE和片选信号线CS。若用这种RAM芯片构成0000H~1FFFH与6000H~7000HRAM1与RAM2两个寻址空间的内存区,需要几块这种RAM芯片?共分几个芯片组?该RAM芯片有几根地址线?几根数据线?
问答题现有如下存储芯片:2K×1的ROM、4K×1的RAM、8K×1的ROM。若用它们组成容量为16KB的存储器,前4KB为ROM,后12KB为RAM ,CPU的地址总线16位。各种存储芯片分别用多少片?
问答题现有如下存储芯片:2K×1的ROM、4K×1的RAM、8K×1的ROM。若用它们组成容量为16KB的存储器,前4KB为ROM,后12KB为RAM ,CPU的地址总线16位。指出有无地址重叠现象。
问答题某8位微型机地址码为18位,若使用4K×4位的RAM芯片组成模块板结构的存储器,试问:每个模块板内共有几片RAM芯片?