3、加减运算电路参考设计中,ADDER模块将操作数A,B,C0的值相加,在提供的参考代码里可以看到: assign result=A+B+C0; 理解通过增加门电路逻辑使得加法器实现补码加减运算的原理。A.使运算电路的输出F=X + Y,要使M=0B.使运算电路的输出F=X + Y,要使M=1C.使运算电路的输出F=X - Y,要使M=0D.使运算电路的输出F=X - Y,要使M=1
3、加减运算电路参考设计中,ADDER模块将操作数A,B,C0的值相加,在提供的参考代码里可以看到: assign result=A+B+C0; 理解通过增加门电路逻辑使得加法器实现补码加减运算的原理。
A.使运算电路的输出F=X + Y,要使M=0
B.使运算电路的输出F=X + Y,要使M=1
C.使运算电路的输出F=X - Y,要使M=0
D.使运算电路的输出F=X - Y,要使M=1
参考答案和解析
module add_seg (A, B, DOUT1,DOUT2,COUT); input [7: 0] A, B; output [6:0] DOUT1,DOUT2; output COUT; wire [8:0] data; BCD_ADDER U1 (A, B,data[8:0]); seg7 U2 (data[3:0],DOUT1); seg7 U3 (data[7:4],DOUT2); assign COUT=data[8]; endmodule
相关考题:
● 计算机能进行计算,关键是人们可以用逻辑电路来实现算术运算,其根本原理 是 (2 ) 。(2)A.0,1既可以表示逻辑值,也可以表示数字B.所有的数值都可以用逻辑电路来表示C.门电路的实质就是算术运算D.各种逻辑电路都等价于某种算术运算
补码加减法是指( )。A.操作数用补码表示,尾数直接相加减,符号位单独处理,减法用加法替代B.操作数用补码表示,尾数、符号位一同参加运算,结果的符号与加减相同C.操作数用补码表示,尾数、符号位一同参加运算,减某数用加其负数的补码替代D.操作数用补码表示,由数据符号决定实际操作,符号位单独处理
补码加减法是指( )。A.操作数用补码表示,两尾数相加减。符号位单独处理,减法用加法代替B.操作数用补码表示,符号与尾数一起参加运算,结果的符号与加减所得相同C.操作数用补码表示,连同符号位直接相加减,减某数用加负某数的补码代替,结果的符号在运算中形成D.操作数用补码表示,由数符决定两尾数的操作,符号位单独处理
多选题用以实现基本逻辑运算和复合逻辑运算的单元电路称为门电路,常用的门电路有()。A与门B与非门C非门D或门