3、时序电路中只要存在无效状态能够进入有效循环状态就说明该电路具有自启动能力。
3、时序电路中只要存在无效状态能够进入有效循环状态就说明该电路具有自启动能力。
参考答案和解析
在时序电路中,有些状态并不在设计的有效循环中发挥作用,称这些状态为无效状态,
相关考题:
下列有关时序电路状态等效的叙述,不正确的是()。 A、状态等效是完全给定同步时序电路设计中的一个概念B、状态等效不具有传递性C、等效的状态可以合并为一个状态D、最简化状态表中的每一个状态是一个最大等效类
下列有关“电路挂起”的叙述,不正确的是()。 A、“电路挂起”就是电路在无效状态中循环B、“电路挂起”是电路状态不能进入有效状态C、能进入有效状态的电路也存在“电路挂起”D、有效状态是指实现电路正确功能电路应该进入的状态
完全给定同步时序电路与不完全给定同步时序电路的设计过程所不同的是()。 A、使用的隐含表不同B、等效概念和相容概念的不同C、最大等效类与最大相容类得到的方法不同D、最小化状态表中某个状态得到的方法不同
时序逻辑电路分为同步时序逻辑电路和异步时序逻辑电路两种它们的区别是()。A、同步时序逻辑电路状态的变化与时钟脉冲同步,而异步时序电路中没有统一的时钟脉冲,电路的状态随输入信号的改变而相应改变。B、异步时序电路的每个状态都是“稳定状态”,而同步时序逻辑电路的状态分为“稳定”和“不稳定“两种。C、同步时序电路中,任一时刻,几个输入变量可以同时变化。D、异步时序电路中,每个时刻仅允许一个输入信号发生变化,以避免电路中可能出现的竞争现象。
多选题时序逻辑电路分为同步时序逻辑电路和异步时序逻辑电路两种它们的区别是()。A同步时序逻辑电路状态的变化与时钟脉冲同步,而异步时序电路中没有统一的时钟脉冲,电路的状态随输入信号的改变而相应改变。B异步时序电路的每个状态都是“稳定状态”,而同步时序逻辑电路的状态分为“稳定”和“不稳定“两种。C同步时序电路中,任一时刻,几个输入变量可以同时变化。D异步时序电路中,每个时刻仅允许一个输入信号发生变化,以避免电路中可能出现的竞争现象。
单选题时序电路的逻辑功能不能单由()来描述。A时钟方程B状态方程C状态转换表D状态转换图