现欲将一个数据串延时4个CP(时钟周期)的时间,则最简单的办法采用()。A.4位并行寄存器B.4位移位寄存器C.4进制计数器D.4位加法器
现欲将一个数据串延时4个CP(时钟周期)的时间,则最简单的办法采用()。
A.4位并行寄存器
B.4位移位寄存器
C.4进制计数器
D.4位加法器
参考答案和解析
4 位移位寄存器
相关考题:
●某系统总线的一个总线周期包含3个时钟周期,每个总线周期中可以传送32位数据。若总线的时钟频率为33MHz,则总线带宽为 (18) 。(18) A.33 MB/sB.132 MB/sC.44 MB/sD.396 MB/s
假设某系统总线的一个总线周期包含4个时钟周期,每个总线周期中可以传送64位数据。若总线的时钟频率为133MHz,则总线带宽约为(20)。A.64MBpsB.133MBpsC.256MBpsD.266MBps
时钟周期通常称为节拍脉冲或T周期,下列关于时钟周期的叙述,正确的是A.控制计算机操作的最小时间单位B.每个时钟周期可完成一个或几个需要同时执行的操作C.每个时钟周期只能完成一个简单操作D.每个机器的时钟周期都是一样的E.一条机器指令的执行时间可用n个时钟周期表示
某同步总线的时钟频率为100MHz,宽度为32位,地址/数据线复用,每传输一个地址或者数据占有一个时钟周期。若该总线支持burst(猝发)传输方式,则一次“主存写”总线事务传输一个数组int buf[4]所需要的时间至少是______ns,A.20B.40C.50D.80
单选题某总线在一个总线周期中并行传送8个字节的数据,总线时钟频率是66MHz,每个总线周期等于一个总线时钟周期,则总线的带宽为( )。A528MB/sB132MB/sC264MS/sD66MB/s
单选题某同步总线的时钟频率为100MHz,宽度为32位,地址/数据线复用,每传输一个地址或数据占用一个时钟周期。若该总线支持突发(猝发)传输方式,则一次“主存写”总线事务传输128位数据所需要的时间至少是( )。A20nsB40nsC50nsD80ns
单选题资料整理的最简单办法是将损失数据按()排列,这样就有了一个阵列。A递增顺序B递减顺序C时间顺序D大小顺序