字位结构为256K x 4位SRAM存储芯片,其地址引脚与数据引脚之和为()。A.22B.24C.30D.18
字位结构为256K x 4位SRAM存储芯片,其地址引脚与数据引脚之和为()。
A.22
B.24
C.30
D.18
参考答案和解析
22
相关考题:
当引脚功能选择寄存器PINSEL0的1:0位为01表示:()。 A.P 0.0引脚定义为GPIOP 0.0B.P 0.0引脚定义为RD1C.P 0.0引脚定义为TXD3D.P 0.0引脚定义SDA1
μPD424256的容量为256K×4bit,即芯片内部有256K个存储单元,每个存储单元可存储4位信息。下面关于μPD424256的叙述中,正确的是( )。A.芯片内部有256K个存储单元,因此芯片有18个地址引脚B.芯片的RAS和CAS选通信号主要用于DRAM的刷新C.芯片的数据线有4根,但为减少芯片的引脚数,它们与18个地址信号中的低4位地址线是分时复用的D.DRAM芯片中的存储单元除像μPD424256那样存储4位信息外,有的DRAM芯片中的存储单元存储1位信息,有些存储8位信息
若要让ADC0804进行连续转换,应如何连接()?A、CS引脚与INTR引脚连接,WR引脚与RD引脚接地B、CS引脚与WR引脚连接,INTR引脚与RD引脚接地C、WR引脚与INTR引脚连接,CS引脚与RD引脚接地D、RD引脚与INTR引脚连接,WR引脚与CS引脚接地
问答题已知一个SRAM芯片的容量为8K×8b,该芯片有一个片选信号引脚和一个读/写控制引脚,问该芯片至少有多少个引脚?地址线多少条?数据线多少条?