由与非门组成的基本RS触发器当输入R=0,S=0时,同向输出端Q=____,反向输出端Q=__,当____时,输出不定状态。
试分别画出图4-30(a)电路输出端Y、Z和图4-30(b)电路输出端Q2的波形.输入信号A和CP的电压波形如图4-30(c)所示,各触发器的初始状态为0.
画出图题5-9所示的正边沿触发JK触发器输出Q端的波形,输入端J、K与CLK的波形如图所示。(设Q初始状态为0)
试画出图题5-14所示各触发器输出Q端的波形,CLK、 A和B的波形如图所示。(设Q初始状态为0)
试画出图题5-15所示各触发器输出Q端的波形,CLK 的波形如图所示。(设Q初始状态为0)
试画出图题5-20所示电路中触发器输出Q1、Q2端的波形,CLK的波形如图所示。(设Q初始状态为0)
画出图题5-11所示的脉冲JK触发器输出Q端的波形,输入端J K与CLK的波形如图所示。(设Q初始状态为0)
画出图题5-2所示的SR锁存器输出端Q、Q—端的波形,输入端S与R的波形如图所示。(设Q初始状态为0)
画出图题5-10所示的JK触发器输出端Q端的波形,CLK的波形如图所示。(设Q初始状态为0)
试画出图题5-19所示电路中触发器输出Q1、Q2端的波形,输入端CLK的波形如图所示。(设Q初始状态为0)
画出图题5-6所示的边沿D触发器输出Q端的波形,CLK的波形如图所示。(设Q初始状态为0)
试画出图题5-16所示触发器输出Q端的波形,CLK 的波形如图所示。(设Q初始状态为0)
画出图题5-8所示的JK触发器输出Q端的波形,输入端JK与CLK的波形如图示。(设Q初始状态为0)
画出图题5-5所示的边沿触发D触发器输出端Q端的波形,输入端D与CLK的波形如图所示。(设Q初始状态为0)
一个基本的R5触发器,R为复位端,S为置位端,它们均为低电平有效。若R=1,S=0,则该触发器Q端的状态是()。A、DB、不定C、1D、在0与1之间振荡
基本R-S触发器输出Q=1时输入变量为()。 A、R=0,S=0B、R=0,S=1C、R=1,S=0D、R=1,S=1
与非门构成的基本RS触发器,S端为0,R端为1,这时RS触发器状态为:1。
无论J-K触发器原来状态如何,当输入端J=1、K=0时,在时钟脉冲作用下,其输出端Q的状态为()。A、0B、1C、保持不变D、不能确定
钟控R-S触发器当(),时,触发器输出Q端为A、置0功能B、置1功能C、保持功能D、禁止状态
基本的R-S触发器两个输入端R=1、S=1,输出端Q=()。A、维持原状态B、1C、0
当基本RS触发器的R=0,S=1时,输出端Q等于()。
若D触发器的D端连在Q端上,经100个脉冲作用后,其次态为0,则现为()
已知R、S是与门构成的基本RS触发器的输入端,则约束条件为()。A、RS=0B、R+S=IC、RS=lD、R+S=0
一个只有单端输入的边沿触发器,输入信号为0,原来所处状态Q=1,在时钟信号改变时,触发器状态Q变为0,则该触发器为()。A、RS触发器B、JK触发器C、D触发器D、T触发器
对于下降沿触发的D触发器,当时钟CP由1变为0时,触发器的状态Q由0变为1,则该触发器的输入端D为()。A、无法判断B、任意值C、0D、1
一个同步RS触发器,R为复位端,S为置位端,它们均为低电平有效,若CP=0,R=1,S=0,则该触发器Q端的状态()A、维持不变B、变为0C、变为1D、无法判断
钟控R-S触发器当,S=0,R=1时,触发器输出Q端为()A、置0功能B、置1功能C、保持功能D、禁止状态
规定RS触发器()的状态作为触发器的状态。A、R端B、S端C、Q端