●如果存储周期是500ns,而每个周期可以访问4个字节,则该存储器的带宽为()Mbps。()A.64 B.2000 C.80 D.250

●如果存储周期是500ns,而每个周期可以访问4个字节,则该存储器的带宽为()Mbps。()A.64 B.2000 C.80 D.250


相关考题:

双端口存储器与普通存储器的差异是() A、存储周期更短B、字长更宽C、有两个访问端口

以下选项中不属于存储器的速度性能指标的是(6)。A.存储周期B.存取时间C.主频D.存储器带宽

不属于存储器的速度性能指标。A.存储周期B.存取时间C.主频D.存储器带宽

若存储周期250ns,每次读出16位,则该存储器的数据传送率为(14)。A.4×106字节/秒B.4M字节/秒C.8×106字节/秒D.8M字节/秒

假设某计算机有1MB的内存,并按字节编址,为了能存取其中的内容,其地址寄存器至少需要(9)位。为使4字节组成的字能从存储器中一次读出,要求存放在存储器中的字边界对齐,一个字的地址码应(10)。若存储周期为200ns,且每个周期访问 4B,则该存储器的带宽为(11)bit/s。假如程序员可用的存储空间为4MB,则程序员所用的地址为(12),而真正访问内存的地址为(13)。A.10B.16C.20D.32

采用“共享介质”技术的局域网,如果它的带宽是10Mbps,现网中有10个结点,则每个结点平均能分配到的带宽为【 】Mbps。

从供选择的答案中,选出应填入下面叙述中_?_内的最确切的解答,把相应编号写在答卷的对应栏内。假设某计算机具有 1M 字节的内存(目前使用的计算机往往具有 64M 字节以上的内存),并按字节编址,为了能存取该内存各地址的内容,其地址寄存器至少需要二进制_A_位。为使 4 字节组成的字能从存储器中一次读出,要求存放在存储器中的字边界对齐,一个字的地址码应_B_。若存储周期为200NS,且每个周期可访问4 个字节,则该存储器带宽为_C_BIT/S。假如程序员可用的存储空间为 4M 字节,则程序员所用的地址为_D_,而真正访问内存的地址 称为_E_。供选择的答案:A: ①10 ②16 ③20 ④32B: ①最低两位为 00 ②最低两位为 10 ③最高两位为 00 ④最高两位为10C: ①20M ②40M ③80M ④160MD: ①有效地址 ②程序地址 ③逻辑地址 ④物理地址E: ①指令 ②物理地址 ③内存地址 ④数据地址

如存储器的工作频率为333MHz,数据线宽度为32位,每个周期传输1次数据,则存储器的带宽=___【23】____MB/s。若存储器总线采用串行总线,以10位为一个数据帧(包含一个字节的存储数据),则总线带宽=总线频率/___【24】____。

假设某计算机具有1 MB的内存(目前使用的计算机往往具有128 MB以上的内存),并按字节编址,为了能存取该内存各地址的内容,其地址寄存器至少需要二进制(42)位。为了使4字节组成的字能从存储器中一次读出,要求存放在存储器中的字边界对齐,1字节的地址码应(43)。若存储器周期为200ns,且每个周期可访问4字节,则该存储器带宽为(44)b/s。假如程序员可用的存储空间为4MB,则程序员所用的地址为(45),而真正访问内存的地址称为(46)。A.10B.16C.20D.32

假设某计算机具有1MB的内存(目前使用的计算机往往具有64MB以上的内存),并按字节编址,为了能存取该内存各地址的内容,其地址寄存器至少需要二进制(86)位。为使4字节组成的字能从存储器中一次读出,要求存放在存储器中的字边界对齐,一个字的地址码应(87)。若存储周期为200ns,且每个周期可访问4字节,则该存储器带宽为(88)b/s。假如程序员可用的存储空间为4MB,则程序员所用的地址为(89),而真正访问内存的地址称为(90)。A.10B.16C.20D.32

若存储周期为250ns,每次读出16位,则该存储器的数据传送率为(19)。A.8×106字节/秒B.4×106字节/秒C.4M字节/秒D.8M字节/秒

存储器是计算机系统的记忆设备,它主要用于存放(1),而存储单元是指一(2)。存储器系统由分布在计算机各个不同部件的多种存储设备组成:位于CPU内部的寄存器,以及用于CPU的控制存储器。内部存储器是可以被处理器直接存取的存储器,又称为主存储器。它主要由(3)半导体存储器构成。存储器系统的性能主要由存取时间、存储器带宽、存储器周期和数据传输率等来衡量,其中存储周期指的是(4)。若一存储器的存储器周期是500ns,而每个周期可访问4字节。则该存储器的带宽是(5)。A.程序B.微程序C.数据D.三者均正确

● (8) 不属于存储器的速度性能指标。(8)A.存储周期B.存取时间C.主频D.存储器带宽

某计算机字长为32位,存储器存取周期为100ns,则存储器的带宽为(10);若CPU执行一段程序,访问存储器1600次,访问cache400次(cache的存储周期为50s),则平均访问存储器的时间为(11)。(63)A.32×106bit/sB.32×107bit/sC.107bit/sD.3200bit/s

某计算机字长16位,存储器存取周期是500ns,存储器的带宽是( )。A.8Mbit/sB.16Mbit/sC.32Mbit/sD.64Mbit/s

若某存储器存储周期为250ns,每次读出16位,则该存储器的数据传输率是()。

设存储器容量为32字,字长64位,模块数m=4,存储周期T=200ns,数据总线宽度为64位,总线传送周期τ=50ns。用交叉方式进行组织,交叉存储器的带宽是()。

设存储器容量为32位,字长64位,模块数m=8,分别用顺序方式和交叉方式进行组织。若存储周期T = 200ns,数据总线宽度为64位,总线传送周期为50ns,则顺序存储器和交叉存储器带宽各是多少?

已知cache存储周期为20ns,主存存储周期为220ns,cache/主存系统平均访问时间为60ns,则cache命中率是()。

假设某计算机具有1MB的内存,并按字节编址,为了能存取该内存各地址的内容,其地址寄存器至少需要二进制(1)位。为使4字节组成的字能从存储器中一次读出,要求存放在存储器中的字边界对齐,一个字的地址码应(2)。若存储周期为200ns,且每个周期可访问4个字节,则该存储器带宽为(3)bps。假如程序员可用的存储空间为4MB,则程序员所用的地址为(4),而真正访问内存的地址为(5)。空白(1)处应选择()A、10B、16C、20D、32

8086CPU访问存储器,当地址A0=0时()。A、如果访问的是一个字节,该字节在偶存储体中B、如果访问的是一个字节,该字节在奇存储体中C、如果访问的是一个字,该字的低8位在奇存储体中D、如果访问的是一个字,该字的高8位在偶存储体中

如果存储器周期是400ns,而每个周期可访问4字节,则存储器带宽为()。

假设某计算机具有1MB的内存,并按字节编址,为了能存取该内存各地址的内容,其地址寄存器至少需要二进制(1)位。为使4字节组成的字能从存储器中一次读出,要求存放在存储器中的字边界对齐,一个字的地址码应(2)。若存储周期为200ns,且每个周期可访问4个字节,则该存储器带宽为(3)bps。假如程序员可用的存储空间为4MB,则程序员所用的地址为(4),而真正访问内存的地址为(5)。空白(4)处应选择()A、有效地址B、程序地址C、逻辑地址D、物理地址

单选题8086CPU访问存储器,当地址A0=0时()。A如果访问的是一个字节,该字节在偶存储体中B如果访问的是一个字节,该字节在奇存储体中C如果访问的是一个字,该字的低8位在奇存储体中D如果访问的是一个字,该字的高8位在偶存储体中

单选题双端口存储器与普通存储器的差异是()A存储周期更短B字长更宽C有两个访问端口

单选题假设某计算机具有1MB的内存,并按字节编址,为了能存取该内存各地址的内容,其地址寄存器至少需要二进制(1)位。为使4字节组成的字能从存储器中一次读出,要求存放在存储器中的字边界对齐,一个字的地址码应(2)。若存储周期为200ns,且每个周期可访问4个字节,则该存储器带宽为(3)bps。假如程序员可用的存储空间为4MB,则程序员所用的地址为(4),而真正访问内存的地址为(5)。空白(2)处应选择()A最低两位为00B最低两位为10C最高两位为00D最高两位为10

填空题如果存储器周期是400ns,而每个周期可访问4字节,则存储器带宽为()。