8255A的数据总线缓冲器是一个双向三态8位缓冲器,是8255A与( )的接口。A.CPU数据总线B.主存储器C.I/O设备D.CACHE

8255A的数据总线缓冲器是一个双向三态8位缓冲器,是8255A与( )的接口。

A.CPU数据总线

B.主存储器

C.I/O设备

D.CACHE


相关考题:

数据总线缓冲存储器是一个三态双向16位数据缓冲存储器,它是8255A与8086CPU之间的数据接口。() 此题为判断题(对,错)。

8255A与CPU间的数据总线为()数据总线。 A、4位B、8位C、16位D、32位

DSP内核它包括处理器内核,指令缓冲器,数据存储器和程序存储器,I/O接口控制器,程序地址总线和程序数据总线,直接读取的地址总线和数据总线等单元,其中最核心的是()。 A.处理器内核B.指令缓冲器C.数据存储器和程序存储器D.程序地址总线和程序数据总线

PC机总线中,数据总线驱动电路一般采用的基本逻辑单元是( )。A.反相器B.触发器C.三态缓冲器D.译码器

8255A的数据总线缓冲器是一个双向三态8位缓冲器,是8255A与______的接口。A.CPU数据总线B.主存储器C.FO设备D.Cache

PC机数据总线信号的状态是( )。A.单向双态B.单向三态C.双向双态D.双向三态

一台微机采用8255A芯片作数据传送接口,并规定使用接口地址的最低两位做芯片内部寻址,已知芯片A口地址为OF4H,则当CPU执行输出指令访问OF7H端口时,其操作为( )。A.数据从端口C送数据总线B.数据从数据总线送端口cC.控制字送控制字寄存器D.数据从数据总线送端口B

8259A内部的数据总线缓冲器的信号状态是______。A.双向三态B.双向双态C.单向三态D.单向双态

8086CPU数据总线信号的状态是。()A.单向双态B.单向三态C.双向三态D.双向双态

在总线中起数据暂存和缓冲作用的器件是()。A.总线控制器B.总线缓冲器C.总线传输器D.三态门

Pc机数据总线信号的状态是:()A、单向双态B、单向三态C、双向三态D、双向双态

当8255A引脚CS()电平时,若RD、WR为()时,表示数据总线为三态(高阻)。

在微机系统中,为了提高CPU系统数据总线的驱动能力,可采用()。A、译码器B、多路转换器C、双向三态缓冲器D、采样保持器

当数据从8255A的端口C往数据总线上读出时,8255A的几个控制信号CS、A1、A0、RD、WR分别是什么?

与系统总线连接的输入接口为什么需要三态缓冲器?

实现CPU与8259A之间信息交换是()。A、数据总线缓冲器B、级联缓冲/比较器C、读写控制电路D、数据总线缓冲器与读写控制电路

8255A内部数据总线缓冲器是一个受()控制的8位()向缓冲器。

Intel 8255A A端口有一个()。A、8位数据输入锁存器和8位数据输出锁存/缓冲器B、8位数据输入缓冲器和8位数据输出缓冲器C、8位数据输入锁存器与8位数据输出缓冲器D、8位数据输入缓冲器和8位数据输出缓冲/锁存器

Intel 8255A初始化控制字是通过()写入的。A、数据总线缓冲器B、读/写控制逻辑C、A组控制D、B组控制

在单片机应用系统中,为了提高数据总线的驱动能力,可采用()。A、锁存器B、单向三态缓冲器C、OC门D、双向三态缓冲器

下列说法错误的有()。A、由于8155H不具有地址锁存功能,因此在与8031的接口电路中必须加地址锁存器;B、在8155H芯片中,决定端口和RAM单元编址的信号是AD7~AD0和WR;C、8255A具有三态缓冲器,因此可以直接挂在系统的数据总线上;D、8255A的B口可以设置成方式2。

问答题与系统总线连接的输入接口为什么需要三态缓冲器?

单选题Intel 8255A A端口有一个()。A8位数据输入锁存器和8位数据输出锁存/缓冲器B8位数据输入缓冲器和8位数据输出缓冲器C8位数据输入锁存器与8位数据输出缓冲器D8位数据输入缓冲器和8位数据输出缓冲/锁存器

单选题Intel 8255A初始化控制字是通过()写入的。A数据总线缓冲器B读/写控制逻辑CA组控制DB组控制

填空题8255A内部数据总线缓冲器是一个受()控制的8位()向缓冲器。

填空题当8255A引脚CS()电平时,若RD、WR为()时,表示数据总线为三态(高阻)。

判断题CPU送给8255A的控制字,以及输入数据和输出数据都通过8255A内的数据总线缓冲器传送。A对B错