ARM9TDMI采用5级流水线:取指、译码、执行、访存和写回。
ARM9TDMI采用5级流水线:取指、译码、执行、访存和写回。
相关考题:
80x86指令的执行过程一般包括取指、译码、取数、执行和回写五个阶段。对于MOV EAX,EBX指令,应该包括哪几个阶段?A.取指、译码、取数、执行、回写B.取指、译码、执行、回写C.取指、译码、执行D.取指、执行
采用指令流水线控制方式,一条指令分成取指、译码、执行、访存和回写共5个阶段,假设每个阶段的时间相等,为一个时间片,则最理想情况下执行完4条指令,需A.20个时间片B.8个时间片C.9个时间片D.5个时间片
某计算机系统采用5级流水线结构执行指令,设每条指令的执行由取指令( 2△t)、分析指令( 1△t)、取操作数(3△t)、运算(1△t).写回结果 (2△t)组成,并分别用5个子部件完成,该流水线的最大吞吐率为(请作答此空) ;若连续向流水线拉入10条指令,则该流水线的加速比为( ) 。
某计算机系统采用5级流水线结构执行指令,设每条指令的执行由取指令(4△t)、分析指令( 2△t)、取操作数(6△t)、运算(2△t) , 写回结果(4△t)组成,并分别用5个子部件完成,该流水线的最大吞吐率为( ) ;若连续向流水线拉入10条指令,则该流水线的加速比为(请作答此空)。A. 1:10B. 2:1C.5:2D. 3:1
某计算机系统采用5级流水线结构执行指令,设每条指令的执行由取指令(3△t)、分析指令(1△t)、取操作数(5△t)、运算(1△t), 写回结果(2△t)组成,并分别用5个子部件完成,该流水线的最大吞吐率为( )。
某计算机系统采用5级流水线结构执行指令,设每条指令的执行由取指令(2 Δt )、分析指令(1Δt )、取操作数(3Δt )、运算(1Δt )和写回结果(2Δt ) 组成, 并分别用5 个子部件完成,该流水线的执行周期为(请作答此空) ;若连续向流水线输入10条指令,该流水线完成的时间为( )。A.3ΔtB.1ΔtC.2ΔtD.7Δt
某计算机系统采用 5 级流水线结构执行指令,设每条指令的执行由取指令(2 ?t )、分析指令(1?t )、取操作数(3?t )、运算(1?t )和写回结果(2?t ) 组成, 并分别用 5 个子部完成,该流水线的最大吞吐率为(请作答此空 ) ;若连续向流水线输入 10 条指令,则该流水线的加速比为() .A. 1/9?tB. 1/3 ?tC. 1/2?tD. 1/1?t
某计算机系统采用5级流水线结构执行指令,设每条指令的执行由取指令(2Δt)、分析指令(1Δt)、取操作数(3Δt)、运算(1Δt)和写回结果(2Δt)组成,并分别用5个子部完成,若连续向流水线输入10条指令,则该流水线的加速比为()A.. 1:10B. 2:1C. 5:2D. 3:1
某计算机系统采用5级流水线结构执行指令,设每条指令的执行由取指令(2Δt)、分析指令(1Δt)、取操作数(3Δt)、运算(1Δt)和写回结果(2Δt)组成,并分别用5个子部完成,该流水线的最大吞吐率为()A.. 1/9ΔtB. 1/3ΔtC. 1/2ΔtD. 1/1Δt
指令流水线右取指(IF) 、译码(ID)、执行 (EX) 、访存(MEM)、写回寄存器堆(WB)五个过程段,共有20条指令连续输入此流水线。 (1)画出流水处理的时空图,假设时钟周期为100ns。 (2)求流水线的实际吞吐率(单位时间里执行完毕的指令数)。
CPU内使用流水线技术后,下列说法可能的是()A、取指令和执行指令同步进行B、取指令和执行指令异步进行C、正在执行的指令与流水线中的指令冲突D、流水线内的指令无效E、流水线取指与执行的指令有关F、流水线取指与执行的指令无火
多选题CPU内使用流水线技术后,下列说法可能的是()A取指令和执行指令同步进行B取指令和执行指令异步进行C正在执行的指令与流水线中的指令冲突D流水线内的指令无效E流水线取指与执行的指令有关F流水线取指与执行的指令无火
判断题ARM9TDMI采用5级流水线:取指、译码、执行、访存和写回。A对B错