74LS373锁存器的OE端等于1时,输出Q0~Q7的状态为()A、Q0-Q7=D0-D7B、全为0C、全为1D、全为高阻状态

74LS373锁存器的OE端等于1时,输出Q0~Q7的状态为()

  • A、Q0-Q7=D0-D7
  • B、全为0
  • C、全为1
  • D、全为高阻状态

相关考题:

关断延时型定时器SF,S端上升沿时,输出Q端为(D),断电延时时间到,输出Q端为()。 A、0,0B、0,1C、1,1D、1,0

由与非门组成的基本RS触发器当输入R=0,S=0时,同向输出端Q=____,反向输出端Q=__,当____时,输出不定状态。

设有如下程序: char sub(char * q) {while(* q,='\0') {if(*q>='A'*q<='Z')*q=* q+32; else if(*q>='a' *q<='z')*q=*q-32; printf("%c",*q); q++;} } main() {char *s="abcABC"; sub(s); } 则程序运行后的输出结果是( )A.ABCabcB.abcABCC.abcabcD.ABCABC

画出图题5-2所示的SR锁存器输出端Q、Q—端的波形,输入端S与R的波形如图所示。(设Q初始状态为0)

画出图题5-1所示的SR锁存器输出端Q、端的波形,输入端与的波形如图所示。(设Q初始状态为0)

关断延时型定时器SF,S端上升沿时,输出Q端为(),断电延时时间到,输出Q端为()。A、0;0B、0;1C、1;1D、1;0

芯片74LS373在8086 CPU系统中用作()A、总线驱动器B、总线锁存器C、总线控制器D、总线仲裁器

74LS373是具有三态输出的8D锁存器。

74LS373是具有三态输出的()锁存器.

TWC-43车台控制盒上的74LS373为().A、锁存器B、寄存器C、逻辑器

8086CPU系统最大工作方式时,为了实现地址锁存,至少需配置地址锁存器芯片74LS373(或8282)的片数是()A、1B、2C、3D、4

8255A工作于基本输入/输出方式下,输出和输入数据()。A、输出数据锁存,输入数据不锁存B、输出数据锁存,输入数据锁存C、输出数据不锁存,输入数据锁存D、输出数据不锁存,输入数据不锁存

在存储器扩展电路中74LS373的主要功能是()A、存储数据B、存储地址C、锁存数据D、锁存地址

在应用系统中,芯片内没有锁存器的D/A转换器,不能直接接到80C51的P0口上使用,这是因为().A、P0口不具有锁存功能B、P0口为地址数据复用C、P0口不能输出数字量信号D、P0口只能用做地址输出而不能用做数据输出

简单并行I/O口扩展输入时,常用的锁存器有:74LS373,74LS273,74S377等。常用的缓冲器有:74LS244,74LS245等。 请问什么情况下使用锁存器或缓存器?

当基本RS触发器的R=0,S=1时,输出端Q等于()。

器件()可以用作扩展89C51片外数据或程序存储器的地址锁存器。A、 8155AB、 27128C、 6264D、 74LS373

单片机P0口为()和()的复用端口,74LS373与()口连接,其输出线作为系统的地址,74LS373的G端与单片机()连接。

在MCS—51存储器扩展电路中,74LS373的主要功能是()。A、存储数据B、存储地址C、锁存数据D、锁存地址

当74LS373三态控制端OE为高电平时,Q0~Q7 呈高阻态,即不驱动总线,也不为总线的负载,但锁存器内部的逻辑操作不受影响

集成锁存器74LS373具有()功能。A、翻转B、保持C、移位D、寄存E、高阻

单选题对8255接口电路写一个控制命令字使其工作于方式0时,则()。A输入、输出均有锁存功能B输出有锁存功能,输入不锁存C输入有锁存功能,输出不锁存D输出、输入均不锁

单选题接口电路74LS373的功能是()。A门控缓冲器B8D锁存器C有中断请求的输入口D有中断请求的输出口

判断题74LS373是具有三态输出的8D锁存器。A对B错

单选题TWC-43车台控制盒上的74LS373为().A锁存器B寄存器C逻辑器

单选题芯片74LS373在8086 CPU系统中用作()A总线驱动器B总线锁存器C总线控制器D总线仲裁器

单选题接口电路74LS373的控制端11和1的状态分别为0、0,该373是处在()。A高阻抗状态B输入锁存状态C输入直接输出D输出已锁存的数据