单选题某型NAND Flash芯片的地址线和数据线是复用的,它具有的部分引脚为ALE、CE、RE、R/B,如果下面每一个选项是用于简述这些引脚的功能的,其中完全正确的是()A低电平有效的芯片使能、命令锁存允许、准备就绪/忙输出、读使能/写使能B命令锁存允许、低电平有效的写保护、低电平有效的芯片使能、地址锁存允许C地址锁存允许、低电平有效的芯片使能、低电平有效的读使能、准备就绪/忙输出D准备就绪/忙输出、低电平有效的读使能、低电平有效的写使能、命令锁存允许
单选题
某型NAND Flash芯片的地址线和数据线是复用的,它具有的部分引脚为ALE、CE、RE、R/B,如果下面每一个选项是用于简述这些引脚的功能的,其中完全正确的是()
A
低电平有效的芯片使能、命令锁存允许、准备就绪/忙输出、读使能/写使能
B
命令锁存允许、低电平有效的写保护、低电平有效的芯片使能、地址锁存允许
C
地址锁存允许、低电平有效的芯片使能、低电平有效的读使能、准备就绪/忙输出
D
准备就绪/忙输出、低电平有效的读使能、低电平有效的写使能、命令锁存允许
参考解析
解析:
NAND Flash主要用于片外程序存储器,为了节省引脚,降低体积,地址线和数据线一般采用分时复用技术。ALE、CE、RE、R/B分别表示地址锁存允许、低电平有效的芯片使能、低电平有效的读使能、准备就绪/忙输出。故C项正确。
相关考题:
μPD424256的容量为256K×4bit,即芯片内部有256K个存储单元,每个存储单元可存储4位信息。下面关于μPD424256的叙述中,正确的是( )。A.芯片内部有256K个存储单元,因此芯片有18个地址引脚B.芯片的RAS和CAS选通信号主要用于DRAM的刷新C.芯片的数据线有4根,但为减少芯片的引脚数,它们与18个地址信号中的低4位地址线是分时复用的D.DRAM芯片中的存储单元除像μPD424256那样存储4位信息外,有的DRAM芯片中的存储单元存储1位信息,有些存储8位信息
关于分时复用的总线,说法不正确的是()。A、采用分时复用的地址数据总线可以有效减少芯片的引脚数B、分时复用的地址数据总线上的地址信号必须锁存C、为使用分时复用的地址数据总线,CPU必须提供ALE信号D、8086中只有分时复用的地址数据总线
单选题某型NAND Flash芯片的地址线和数据线是复用的,它具有的部分引脚为ALE、CE、RE、R/B,如果下面每一个选项是用于简述这些引脚的功能的,其中完全正确的是()A低电平有效的芯片使能、命令锁存允许、准备就绪/忙输出、读使能/写使能B命令锁存允许、低电平有效的写保护、低电平有效的芯片使能、地址锁存允许C地址锁存允许、低电平有效的芯片使能、低电平有效的读使能、准备就绪/忙输出D准备就绪/忙输出、低电平有效的读使能、低电平有效的写使能、命令锁存允许
问答题已知一个SRAM芯片的容量为8K×8b,该芯片有一个片选信号引脚和一个读/写控制引脚,问该芯片至少有多少个引脚?地址线多少条?数据线多少条?