高电平有效的3/8译码器在CBA输入为011时,输出()为1。A、Y1B、Y3C、Y5D、Y7

高电平有效的3/8译码器在CBA输入为011时,输出()为1。

  • A、Y1
  • B、Y3
  • C、Y5
  • D、Y7

相关考题:

七段共阴极数码管:() A、要用输出为高电平有效的七段显示译码器来驱动。B、要用输出为低电平有效的七段显示译码器来驱动。C、若要显示数据8,abcdefg=1111111。D、若要显示数据8,abcdefg=1000001。

三输入八输出译码器,对任一组输入值其有效输出个数为()A、3个B、8个C、1个D、11个

译码器哪个输出信号有效取决于译码器的地址输入信号。()

七段显示译码器,当译码器七个输出端状态为abcdefg=0011111时(高电平有效),译码器输入状态(8421BCD码)应为( )。 A.0011;B.0110;C.0101;D.0100

TTL集成电路74LS138是3/8线译码器,译码器为输出低电平有效,若输入为A2A1A0=101时,输出:为()。 A、00100000B、11011111C、11110111D、00000100

共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。() 此题为判断题(对,错)。

输入与输出反相,输入高电平,输出低电平;输入低电平,输出高电平。即有1出0,有0出1,这就是()逻辑关系。

用高电平为输出有效的译码器实现组合逻辑电路时,还需要()。A、与非门B、或非门C、与门D、或门

高电平有效的3/8译码器在C,B,A输入011时,输出()为1。A、Y1B、Y3C、Y5D、Y7

当集成译码器74LS138的3个使能端都满足要求时,其输出端为()有效。A、高电平B、低电平C、高阻D、低阻

译码器的输入地址线为4根,那么输出线为()根A、8B、12C、16D、20

输入信号只要有一个为高电平,则输出为高电平,此关系是与逻辑关系。

EXTPOLAR2位被设置为1,则()A、引脚EINT1输入信号高电平或上升沿有效B、引脚EINT2输入信号高电平或上升沿有效C、引脚EINT3输入信号高电平或上升沿有效D、引脚EINT0输入信号高电平或上升沿有效

共阴接法LED数码显示器需选用有效输出为高电平的七段显示译码器来驱动。

共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。

欲将容量为128*1的RAM扩展为1024*8,则需要控制各片选端的辅助译码器的输出端数为()A、1B、2C、3D、8

门电路的输入、输出高电平赋值为(),低电平赋值为1,这种关系是负逻辑关系。

电压比较器输出只有高电平和低电平两种状态,输入高电平时,输出为高电平;输入低电平时输出为低电平。

或非门逻辑关系的特点是:只有当两个输入端都为高电平时,输出端才为高电平;只要有一个输入端是高电平,输出端就输出低电平。

由三极管组成的开关电路即反相器,在输入电压为高电平时,输出电平为()。A、高电平B、低电平C、零电平D、无输出

当集成译码器74LS138的三个使能端都满足要求时其输出端为()有效。A、高电平B、低电平C、高阻D、低阻

二进制译码器的功能是将输入的二进制代码译成相应的输出信号,常见的二进制译码器有()。A、8-3译码器B、2-4译码器C、4-16译码器D、3-8译码器

高电平有效的3/8译码器在CBA输入011时,输出()为1A、Y1B、Y3C、Y5D、Y7

共阳极的半导体数码管应该配用输出()的数码管译码器。A、高电平有效B、低电平有效C、TTLD、CMOS

填空题输入与输出反相,输入高电平,输出低电平;输入低电平,输出高电平。即有1出0,有0出1,这就是()逻辑关系。

单选题用高电平为输出有效的译码器实现组合逻辑电路时,还需要()。A与非门B或非门C与门D或门

多选题三极管开关电路的可靠工作条件是()。A输入低电平时,三极管工作在截止区,输出为高电平。B输入高电平时,三极管工作在饱和区,输出为低电平。C输入低电平时,三极管工作在截止区,输出为低电平。D输入高电平时,三极管工作在饱和区,输出为高电平。