下面的一段叙述中,Ⅰ~Ⅳ空缺处信号的英文名称分别是( )。“8237接收到通道的DMA请求信号Ⅰ后,向CPU发出总线请求信号Ⅱ,CPU接收到该信号后,在当前总线周期结束之后让出总线,并使总线允许信号Ⅲ有效;当8237获得CPU送来的该信号后,便产生DMA响应信号Ⅳ送到相应的外设端口,表示DMA控制器响应外设的DMA请求,从而进入DMA服务过程。”A.DREQ、DACK、HRQ、HLDAB.DREQ、HLDA、DACK、HRQC.HRQ、DREQ、DACK、HLDAD.DREQ、HRQ、HLDA、DACK

下面的一段叙述中,Ⅰ~Ⅳ空缺处信号的英文名称分别是( )。“8237接收到通道的DMA请求信号Ⅰ后,向CPU发出总线请求信号Ⅱ,CPU接收到该信号后,在当前总线周期结束之后让出总线,并使总线允许信号Ⅲ有效;当8237获得CPU送来的该信号后,便产生DMA响应信号Ⅳ送到相应的外设端口,表示DMA控制器响应外设的DMA请求,从而进入DMA服务过程。”

A.DREQ、DACK、HRQ、HLDA

B.DREQ、HLDA、DACK、HRQ

C.HRQ、DREQ、DACK、HLDA

D.DREQ、HRQ、HLDA、DACK


相关考题:

下面关于8237可编程DMA控制器的叙述中,错误的是:A.8237复位后必须进行初始化编程,否则不能进入DMA操作B.当CPU控制总线时,8237的IOR和IOW是8237的输入信号;当8237控制总线时,8237的IOR和IOW是8237的输出信号C.8237用DACK信号作为对DREQ的响应,因此在DACK信号有效之前,同一通道的DREQ信号必须保持有效D.当CPU控制总线时,A7~A0是8237的输入线;当8237控制总线时,它们又是8237的输出线

下面关于8237可编程DMA控制器的叙述中,错误的是A.8237必须初始化,否则不能进行DMA操作B.对8237编程时,IOR和IOW是8237的输入信号:当8237控制总线时,它们是 8237的输出信号C.8237只有一条DMA请求线D.8237用DACK信号作为对DREQ的响应,因此在某通道的DACK信号有效之前,同一通道的DREQ信号必须维持有效

下面关于8237可编程DMA控制器的叙述中,错误的是:A.8237复位后必须进行初始化编程,否则不能进入DMA操作B.当CPU控制总线时,8237的是8237的输出信号C.8237用DACK信号作为对DREQ的响应,因此在DACK信号有效之前,同一通道的DREQ信号必须保持有效D.当CPU控制总线时,A7~A0是8237的输入线;当8237控制总线时,它们又是8237的输出线

下面的一段叙述中,Ⅰ~Ⅳ空缺处信号的英文名称分别是什么? “8237接收到通道的DMA请求信号 Ⅰ 后,向CPU发出总线请求信号 Ⅱ ,CPU接收到该信号后,在当前总线周期结束之后让出总线,并使总线允许信号 Ⅲ 有效;当8237获得CPU送来的该信号后,便产生DMA响应信号 Ⅳ 送到相应的外设端口,表示DMA控制器响应外设的DMA请求,从而进入DMA服务过程。”A.DREQ、DACK、HRQ、HLDAB.DREQ、HLDA.DACK、HRQC.HRQ、DREQ、DACK、HLDAD.DREQ、HRQ、HLDA.DACK

下面关于8237可编程DMA控制器的叙述中,错误的是( )。A.8237复位后必须进行初始化编程,否则不能进入DMA操作B.当CPU控制总线时,8237的C.8237用DACK信号作为对DREQ的响应,因此在DACK信号有效之前,同一通道的DREQ信号必须保持有效D.当CPU控制总线时,A7~A0是8237的输入线;当8237控制总线时,它们又是8237的输出线

下面一段叙述中,有Ⅰ~Ⅳ共4个空缺: 8237接收到通道请求(Ⅰ)信号后,向CPU发出DMA请求信号(Ⅱ),CPU接收到该信号后,在当前总线周期结束之后让出总线,并使总线允许信号(Ⅲ)有效:当 8237获得CPU送来的该信号后,便产生(Ⅳ)信号送到相应的外设喘口,表示DMA控制器响应外设的DMA请求,从而进入DMA服务过程。关于填写Ⅰ~Ⅳ的选项中,正确的是( )。A.Ⅰ~Ⅳ分别为DREQ、DACK、HRQ、HLDAB.Ⅰ~Ⅳ分别为DREQ、HLDA、DACK、HRQC.Ⅰ~Ⅳ分别为HRQ、DREQ、DACK、HLDAD.Ⅰ~Ⅳ分别为DREQ、HRQ、HLDA、DACK

下面一段叙述中,有Ⅰ~Ⅳ共4个空缺: 8237接收到通道请求Ⅰ 信号后,向CPU发出DMA请求信号Ⅱ CPU接收到该信号后,在当前总线周期结束之后让出总线,并使总线允许信号Ⅲ 有效:当8237获得CPU送来的该信号后,便产生Ⅳ 信号送到相应的外设喘口,表示DMA控制器响应外设的DMA请求,从而进入DMA服务过程。关于填写Ⅰ~Ⅳ的选项中,正确的是( )。A.Ⅰ~Ⅳ分别为DREQ、DACK、HRQ、HLDAB.Ⅰ~Ⅳ分别为DREQ、HLDA、DACK、HRQC.Ⅰ~Ⅳ分别为HRQ、DREQ、DACK、HLDAD.Ⅰ~Ⅳ分别为DREQ、HRQ、HLDA、DACK

下面关于DMA控制器8237的叙述中,错误的是A.8237各通道的DMA请求优先级是固定的:通道0优先级最高,通道3最低B.外设需DMA服务时通过DREQ0~DREQ3向8237发请求信号C.8237的总线请求信号HRQ用于请求总线D.8237在接管总线后,其数据线DB7~DB0输出要访问的存储单元的高8位地址(A15~A8)

下面关于可编程DMA控制器8237的叙述中,错误的是:A.8237复位后必须进行初始化编程,否则不能进入DMA操作B.当CPU控制总线时,#IOR和#IOW是8237的输入信号。当8237控制总线时,#IOR和#IOW是8237的输出信号。C.8237用DACK信号作为对DREQ的响应,因此在DACK信号有效之前,同一通道的DREQ信号必须保持有效D.当CPU控制总线时,A7~A0是8237的输入线;当8237控制总线时,它们又是8237的输出线