假设用一条4级流水线结构来完成一条指令的取指、指令译码和取数、运算以及送回结果4个基本操作,各段执行时间分别是10ns、30ns、20ns、40ns,若用该流水线完成100条连续指令,则该流水线的吞吐率为(1)、加速比为(2)、效率为(3)。A.2.53×107/sB.2.46×107/sC.2.64×107/sD.2.94×107/s
假设用一条4级流水线结构来完成一条指令的取指、指令译码和取数、运算以及送回结果4个基本操作,各段执行时间分别是10ns、30ns、20ns、40ns,若用该流水线完成100条连续指令,则该流水线的吞吐率为(1)、加速比为(2)、效率为(3)。
A.2.53×107/s
B.2.46×107/s
C.2.64×107/s
D.2.94×107/s
相关考题:
现采用四级流水线结构分别完成一条指令的取指、指令译码和取数、运算以及送回运算结果四个基本操作,每步操作时间依次为60ns,100ns,50ns和70ns。该流水线的操作周期应为(4)ns。若有一小段程序需要用20条基本指令完成(这些指令完全适合于流水线上执行),则得到第一条指令结果需(5)ns,完成该段程序需(6)ns。(65)A.50B.70C.100D.280
●现采用4级流水线结构分别完成一条指令的取指、指令译码和取数、运算以及送回运算结果4个基本操作,每步的操作时间依次为60ns、100ns、50ns和70ns。该流水线的操作周期应为 (50) ns。若有一小段程序需要用20条基本指令完成(这些指令完全适合于在流水线上执行),则得到第一条指令结果需 (51) ns,完成该段程序需 (52) ns。在流水线结构的计算机中,频繁执行 (53) 指令时会严重影响机器的效率。当有中断请求发生时,若采用不精确断点法,则将 (54) 。(50) A.50B.70C.100D.280(51) A.100B.200C.280D.400(52) A.1400B.2000C.2300D.2600(53) A.条件转移B.无条件转移C.算术运算D.访问存储器(54) A.仅影响中断响应时间,不影响程序的正确执行B.不仅影响中断响应时间,还影响程序的正确执行C.不影响中断响应时间,但影响程序的正确执行D.不影响中断响应时间,也不影响程序的正确执行
微处理器在执行一条指令时,主要将它分解成以下几个步骤去完成,其中顺序正确的是( )。A.取指令、取操作数、指令译码、执行运算、回送结果B.取指令、指令译码、取操作数、执行运算、回送结果C.取指令、指令译码、执行运算、取操作数、回送结果D.取指令、执行运算、取操作数、指令译码、回送结果
利用并行处理技术可以缩短计算机处理一个问题的时间,开发计算机系统的并行性措施有3类:(5)。流水线处理机属于(6),某机采用4级流水线结构完成一条指令,每一级流水操作实际需要的时间为:取指令60ns,指令译码和取数40ns,运算70ns,送结果50ns。计算机执行一条程序需要100条基本指令,理想情况下流水线计算机需要(7)时间完成这段程序。A.多处理机,多级存储器,中断系统B.资源重复,资源共享,时间重叠C.高速缓存,流水线结构,DMAD.虚拟存储器RISC流水线结构
现采用4级流水线结构分别完成一条指令的取指、指令译码和取数、运算以及送回运算结果4个基本操作,每步的操作时间依次为60ns、100ns、50ns和70ns。该流水线的操作周期应为(50)ns。若有一小段程序需要用20条基本指令完成(这些指令完全适合于在流水线上执行),则得到第一条指令结果需(51)ns,完成该段程序需(52)ns。在流水线结构的计算机中,频繁执行(53)指令时会严重影响机器的效率。当有中断请求发生时,若采用不精确断点法,则将(54)。A.50B.70C.100D.280
微处理器在执行一条指令时,主要将它分解成以下几个步骤去完成,其中顺序正确的是A.取指令、取操作数、指令译码、执行运算、回送结果B.取指令、指令译码、取操作数、执行运算、回送结果C.取指令、指令译码、执行运算、取操作数、回送结果D.取指令、执行运算、取操作数、指令译码、回送结果
现采用四级流水线结构分别完成一条指令的取指、指令译码和取数、运算,以及送回运算结果四个基本操作,每步操作时间依次为60ns,100ns,50ns和70ns。该流水线的操作周期应为(27)ns。若有一小段程序需要用20条基本指令完成(这些指令完全适合于流水线上执行),则得到第一条指令结果需(28)ns,完成该段程序需(29)ns。在流水线结构的计算机中,频繁执行(30)指令时会严重影响机器的效率。当有中断请求发生时,采用不精确断点法,则将(31)。A.50B.70C.100D.280
有4级流水线分别完成取指、指令译码并取数、运算、送结果4步操作,假设完成各步操作的时间依次为100ns、80ns、50ns。 (1)流水线的操作周期应设计为多少? (2)若相邻2条指令发生数据相关,而且在硬件上不采取措施,那么第2条指令要推迟多少时间进行? (3)如果在硬件设计上加以改进,至少需推迟多少时间?