为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了(2)。A.ROMB.RAMC.FLASHROMD.Cache

为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了(2)。

A.ROM

B.RAM

C.FLASHROM

D.Cache


相关考题:

●为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了 (2) 。(2) A.ROMB.RAMC. FLASH ROMD. cache

为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了( )。A.ROMB.RAMC.FLASH ROMD.Cache

●为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了 (58)(58) A.ROMB.RAMC.FLASH ROMD.Cache

为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了(40)。A.RomB.RamC.Flash RomD.Cache

为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了(22)。A.cacheB.RAMC.FLASH ROMD.ROM

为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了(3)。A.ROMB.RSMC.FLASH ROMD.Cache

配置高速缓冲存储器(Cache)是为了解决()。A.主机与外设之间的速度不匹配问题B.CPU与内存之间的速度不匹配问题C.CPU与辅存之间的速度不匹配问题D.内存与辅存之间的速度不匹配问题

在CPU中配置高速缓冲器(Cache)是为了解决A.内存与辅助存储器之间速度不匹配的问题B.CPU与辅助存储器之间速度不匹配的问题C.CPU与内存储器之间速度不匹配的问题D.主机与外设之间速度不匹配的问题

计算机配置高速缓冲存(Cache)的目的是为了解决()。A.内存与硬盘之间速度不匹配问题B.CPU与硬盘之间速度不匹配问题C.CPU与内存之间速度不匹配问题D.主机与外设之间速度不匹配问题