在取指周期中,是按照()的内容访问主存,以读取指令。A、程序计数器PCB、程序状态寄存器PSWC、存储器数据寄存器MDRD、指令寄存器IR
在取指周期中,是按照()的内容访问主存,以读取指令。
- A、程序计数器PC
- B、程序状态寄存器PSW
- C、存储器数据寄存器MDR
- D、指令寄存器IR
相关考题:
假设某CPU的时钟周期为5ns,所访问的主存的存取周期为60ns,为了正确读出主存中的指令和数据,还需在总线周期中插入两个等待状态,则此CPU的总线周期应该为( )。A.10nsB.20nsC.40nsD.50ns
由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用______来规定。 A、主存中读取一个指令字的最短时间B、主存中读取一个数据字的最长时间C、主存中写入一个数据字的平均时间D、主存中读取一个数据字的平均时间
微程序控制器的速度比硬布线控制器慢,主要是因为()。A、增加了从磁盘存储器读取微指令的时间B、增加了从主存读取微指令的时间C、增加了从指令寄存器读取微指令的时间D、增加了从控制存储器读取微指令的时间
CPU执行每一条指令都要分成若干步:取指令、指令译码、取操作数、执行运算、保存结果等。CPU在取指令阶段的操作是()A、从硬盘读取一条指令并放入内存储器B、从内存储器(或cache)读取一条指令放入指令寄存器C、从指令寄存器读取一条指令放入指令计数器D、从内存储器读取一条指令放入运算器
单选题假定不采用Cache和指令预取技术,且机器处于“开中断”状态,则在下列有关指令执行的叙述中,错误的是( )。A每个指令周期中CPU都至少访问内存一次B每个指令周期一定大于或等于一个CPU时钟周期C空操作指令的指令周期中任何寄存器的内容都不会被改变D当前程序在每条指令执行结束时都可能被外部中断打断
单选题微程序控制器的速度比硬布线控制器慢,主要是因为()。A增加了从磁盘存储器读取微指令的时间B增加了从主存读取微指令的时间C增加了从指令寄存器读取微指令的时间D增加了从控制存储器读取微指令的时间
单选题页式存储管理中,每次从主存中取指令或取操作数,要()次访问主存。A1次B2次C3次D4次