下面关于Pentium 4处理器的MMX、SSE和SSE2指令的叙述中,错误的是A.MMX指令有助于多媒体数据的处理B.SSE指令是MMX指令的扩充C.SSE2指令是SSE指令的扩充D.MMX指令采用单指令单数据操作方式,而SSE和SSE2指令采用单指令多数据操作方式

下面关于Pentium 4处理器的MMX、SSE和SSE2指令的叙述中,错误的是

A.MMX指令有助于多媒体数据的处理

B.SSE指令是MMX指令的扩充

C.SSE2指令是SSE指令的扩充

D.MMX指令采用单指令单数据操作方式,而SSE和SSE2指令采用单指令多数据操作方式


相关考题:

与Pentium Ⅲ微处理器相比,下列哪一类指令是Pentium 4微处理器新增加的?A.FPB.MMXC.SSED.SSE2

与Pentium Ⅲ微处理器相比,下列哪一类指令是Pentium4微处理器新增加的?A.FPB.MMXC.SSED.SSE2

面是关于Pentium 4微处理器指令流水线的叙述,其中错误的是A.Pentium 4微处理器引入了Netburst微体系结构B.Pentium 4采用了超级流水线技术,流水线已经达到20级C.Pentium 4至尊微处理器的指令流水线级数比Pentium 4更多D.随着指令流水线级数的增加,主频可不断提高,功耗也相应降低

与Pentium Ⅲ微处理器相比,( )指令是Pentium 4微处理器新增加的。A.FPB.MMXC.SSED.SSE2

下面是微处理器中有关Cache的叙述,其中错误的是( )。A.从Pentium 微处理器开始已经将其内部的L1 Cache 分离为指令Cache 和数据CacheB.Pentium Ⅱ的L2 Cache 不在微处理器芯片内部C.Pentium 4微处理器的L1 Cache 和L2 Cache 均集成在处理器芯片内D.目前市场上销售的赛扬(Celeron)微处理器价格较低,因为芯片内部没有集成Cache

Pentium4微处理器用SSE2指令执行浮点加法运算时,最多可以完成几对双精度浮点数的加法操作? ( )A.1B.2C.3D.4

下面关于Pentium 4处理器的MMX、SSE和SSE2指令的叙述中,错误的是( )。A.MMX指令有助于多媒体数据的处理B.SSE指令是MMX指令的扩充C.SSE2指令是SSE指令的扩充D.MMX指令采用单指令单数据操作方式,而SSE和SSE2指令采用单指令多数据操作方式

Intel酷睿微处理器支持()多媒体指令集。 A.3DNowB.SSEC.SSE2D.SSE3

以下关于MMX/SSE指令集的叙述中,错误的是()。A.同一个微处理器同时支持IA-32指令集与MMX/SSE指令集B.MMX/SSE指令集和IA-32指令集共用同一套通用寄存器C.SSE指令是一种采用SIMD(单指令多数据)技术的数据级并行指令D.目前SSE支持128位整数运算或同时并行处理两个64位双精度浮点数