单选题存取一个数据可能需三次访问主存的存储管理方式是()。A可变分区B分页C段页式D分段

单选题
存取一个数据可能需三次访问主存的存储管理方式是()。
A

可变分区

B

分页

C

段页式

D

分段


参考解析

解析: 暂无解析

相关考题:

● 在CPU 与主存之间设置高速缓冲存储器Cache的目的是为了 (2) 。(2)A. 扩大主存的存储容量B. 提高CPU 对主存的访问效率C. 既扩大主存容量又提高存取速度D. 提高外存储器的速度

对于段页式系统,当要访问主存中的一个数据时,若联想存储器匹配失败,则需要访问( )次主存。

内存储器也叫主存储器,简称内存或主存,它的物理位置与CPU靠得很近,以缩短存取时间,CPU可以直接访问它。内存包括【 】存取存储器和只读存储器。

计算机的主存储器用来存储数据和指令,为了实现按地址访问,每个存储单元必须有一个唯一的地址。PC机主存储器的编址单位是【 】。

在CPU与主存之间设置高速缓冲存储器(Cache)的目的是为了(4)。A.扩大主存的存储容量B.提高CPU对主存的访问效率C.既扩大主存容量又提高存取速度D.提高外存储器的速度

在CPU与主存之间设置高速缓冲存储器(Cache),其目的是为了(2)。A.扩大主存的存储容量B.提高CPU对主存的访问效率C.既扩大主存容量又提高存取速度D.提高外存储器的速度

在CPU和主存间设置cache存储器主要是为了(14)。若使用基于数据内容进行访问的存储设备作为cache时,能更快决定是否命中。这种地址映射方法称为(15)映射。CPU向cache执行写操作时,可以同时写回主存储器或者仅当cache中该数据被淘汰时才写回主存储器,前者称为(16),而后者称为(17)。若cache的存取速度是主存存取速度的10倍,且命中率可达到0.8,则CPU对该存储系统的平均存取周期为(18)T(T为主有的存取周期)。A.扩充主存容量B.解决CPU和主存的速度匹配C.提高可靠性D.增加CPU访问的并行度

计算机的主存储器(内存)用来存储数据和指令,为了实现按地址访问,每个存储单元必须有一个唯一的地址。PC机主存储器的编址最小单位是【 】。

某计算机的存储系统由Cache-主存系统构成,Cache的存取周期为10ns,主存的存取周期为50ns。在CPU执行一段程序时,Cache完成存取的次数为4800次,主存完成存取的次数为200次,则CPU访问存储系统的平均访问时间是(30)ns,该Cache-主存系统的效率是(31)。A.10B.11.60C.11.68D.50

● 某计算机的存储系统由Cache-主存系统构成,Cache的存取周期为10ns,主存的存取周期为50ns。在CPU执行一段程序时,Cache完成存取的次数为4800次,主存完成存取的次数为200次,则CPU 访问存储系统的平均访问时间是 (30) ns,该Cache -主存系统的效率是 (31) 。(30)A. 10B. 11.60C. 11.68D. 50(31)A. 0.856B. 0.862C. 0.958D. 0.960

● 在CPU 与主存之间设置高速缓冲存储器Cache,其目的是为了 (2) 。(2)A.扩大主存的存储容量B.提高CPU 对主存的访问效率C.既扩大主存容量又提高存取速度D.提高外存储器的速度

CPU执行一段时间时,Cache完成存取的次数为3900次,主存完成的存取次数为100次,已知Cache的存储周期为40ns,主存的存储周期为240ns。求Cache/主存系统的效率和平均访问时间?

有一个分页系统,其页表存放在主存里 (1)如果对内存的一次存取要1.2微秒,试问实现一次页面访问的存取需花多少时间? (2)若系统配置了联想存储器,命中率为80×%,假定页表表目在联想存储器的查找时间忽略不计,试问实现一次页面访问的存取时间是多少?

存取一个数据可能需三次访问主存的存储管理方式是()。A、可变分区B、分页C、段页式D、分段

下面是主存储器和CAChe的比较,正确的有()A、微机主存储器多数采用半导体动态存储器(DRAM),CAChe采用半导体静态存储器(SRAM)。这两种存储器中的信息均不能长期保留B、CPU访问主存储器的速度快于访问CAChe的速度C、在配有CAChe的计算机中,CPU每次访问存储器都首先访问CAChe,若欲访问的数据在CAChe中,则访问结束,否则,再访问主存储器,并把有关数据取人CACheD、CAChe容量一般都小于主存储器

在存储体系中,辅存的作用是()A、弥补主存的存取速度不足B、缩短主存的读写周期C、弥补主存容量不足的缺陷D、减少CPU访问内存的次数

在CPU与主存之间设置高速缓冲存储器(Cache),其目的是为了()A、扩大主存的存储容量B、提高CPU对主存的访问效率C、既扩大主存容量又提高存取速度D、提高外存储器的速度

一个4体低位交叉的存储器,假设存储周期为T,CPU每隔1/4存取周期启动一个存储体,试问依次访问64个字需多少个存取周期?

Cache是一种()的存储器,位于CPU和主存之间,用来存放CPU正在使用的指令和数据;使用Cache的目的是提高CPU访问存储器的存取速度,减少处理器的等待时间。

在下列有关存储器的几种说法中,()是正确的。A、辅助存储器的容量一般比主存储器的容量大B、辅助存储器的存取速度一般比主存储器的存取速度慢C、辅助存储器与主存储器一样可与CPU直接交换数据D、辅助存储器与主存储器一样可用来存放程序和数据

主存储器是中央处理机能直接存取指令和数据的那个存储器。

问答题CPU执行一段时间时,Cache完成存取的次数为3900次,主存完成的存取次数为100次,已知Cache的存储周期为40ns,主存的存储周期为240ns。求Cache/主存系统的效率和平均访问时间?

多选题下面是主存储器和CAChe的比较,正确的有()A微机主存储器多数采用半导体动态存储器(DRAM),CAChe采用半导体静态存储器(SRAM)。这两种存储器中的信息均不能长期保留BCPU访问主存储器的速度快于访问CAChe的速度C在配有CAChe的计算机中,CPU每次访问存储器都首先访问CAChe,若欲访问的数据在CAChe中,则访问结束,否则,再访问主存储器,并把有关数据取人CACheDCAChe容量一般都小于主存储器

单选题在CPU与主存之间设置高速缓冲存储器(Cache),其目的是为了()A扩大主存的存储容量B提高CPU对主存的访问效率C既扩大主存容量又提高存取速度D提高外存储器的速度

问答题某计算机的存储系统由Cache、主存和用于虚拟存储的磁盘组成。CPU总是从Cache中获取数据。若所访问的字在Cache中,则存取它只需要20ns,将所访问的字从主存装入Cache需要60ns,而将它从磁盘装入主存则需要1200us。假定Cache的命中率为90%,主存的命中率为60%,计算该系统访问一个字的平均存取时间。

问答题一个4体低位交叉的存储器,假设存储周期为T,CPU每隔1/4存取周期启动一个存储体,试问依次访问64个字需多少个存取周期?

多选题在下列有关存储器的几种说法中,(  )是正确的。A辅助存储器的容量一般比主存储器的容量大B辅助存储器的存取速度一般比主存储器的存取速度慢C辅助存储器与主存储器一样可与CPU直接交换数据D辅助存储器与主存储器一样可用来存放程序和数据