填空题CLKG板的时钟基准来源有()、来自BITS系统的2MHz时钟或2Mbits的HDB3编码信号、来自UIM2单板的8K基准。另外,当没有任何基准来源时,CLKG板用最近的DAC数据工作在保持状态。

填空题
CLKG板的时钟基准来源有()、来自BITS系统的2MHz时钟或2Mbits的HDB3编码信号、来自UIM2单板的8K基准。另外,当没有任何基准来源时,CLKG板用最近的DAC数据工作在保持状态。

参考解析

解析: 暂无解析

相关考题:

下列关于CLKG单板描述正确的是(). A.实现ZXTRRNC系统的时钟供给和同步功能;B.CLKG是两块单板主备的使用情况;C.CLKG是通过IMAB板从Iub口提取时钟的;D.CLKG单板属于操作维护单元;

NODEB要求同步于网络侧,参考时钟来自() A.BITS中产生的8K(包含2MHz和2Mbps两种)B.线路时钟(BIIA产生的8K)C.BCCS的10M时钟D.GPS时钟E.BCCS的19M时钟

时钟产生板CLKG(CLKG)提供以下功能。()A、负责系统的时钟供给和外部同步功能。CLKG(CLKG)单板同步A口提取的时钟基准,驱动多路定时基准信号给接口单元使用B、可以通过后台或手动选择基准来源,包括BITS、线路(8K)、GPS、本地(二级或三级),且手动倒换可以通过软件屏蔽C、采用松耦合锁相系统,具有快捕(CATCH)、跟踪(TRACE.、保持(HOLD.、自由运行(FREE.四种工作方式D、输出三级时钟E、具有时钟丢失和输入基准降质判别功能F、支持主备倒换功能

ICM单板的8K1指示灯用于指示CLKG单板所选择的时钟基准;灯亮:表示选择的是GPS提供的8K时钟。

数字中继板DTB对外提供16对E1/T1链路,支持从线路提取8K同步时钟,通过电缆传送给时钟产生板CLKG作为时钟基准。

CLKG板的时钟基准来源有()、来自BITS系统的2MHz时钟或2Mbits的HDB3编码信号、来自UIM2单板的8K基准。另外,当没有任何基准来源时,CLKG板用最近的DAC数据工作在保持状态。

下列关于CLKG单板描述正确的是()A、实现ZXTRRNC系统的时钟供给和同步功能B、CLKG是两块单板主备的使用情况C、CLKG是通过IMAB板从Iub口提取时钟的D、CLKG单板属于操作维护单元

iBSC有三种单板可以为系统提供时钟:时钟产生板CLKG(CLKG)、时钟产生板CLKG(ICM)和集成时钟模块ICM。

下列哪个单板不可以为系统提供时钟:()。A、时钟产生板CLKG(CLKG)B、时钟产生板CLKG(ICM)C、集成时钟模块ICMD、数字中继板DTB

时钟同步基准来自Iu口的线路时钟或者GPS/BITS时钟,采用()方式。A、主从同步B、相互同步C、准同步

关于CA单板描述正确的是()A、为TMUX背板的12个槽位上的业务板提供G813时钟B、对TMUX背板上的业务板送出的时钟进行质量检测C、对BITS设备送来的外时钟(包括2MHz和2MBits)进行质量检测D、CA单板根据输入时钟源的质量等级和优先级来选择参考时钟源

外部时钟电缆为()ΩBITS电缆,用于输入或输出外部时钟信号,外部时钟信号包括2MHz和2Mbit/s。采用单股同轴电缆。

CLKG板的8K时钟信号一般来自()A、外部E1B、板上晶振C、接收的GPS卫星信号D、外部ATM信号

以下关于CLKG模块面板上按键功能的描述,哪些是正确的()A、EXCH:用于手动倒换CLKG模块的主备状态B、RST:用于CLKG模块复位C、MANSL:用于手动选择外部8K时钟基准D、MANEN:用于使能手动选择外部8K时钟基准

接入时钟异常的可能原因()A、CLKG单板运行异常,没有进入正常工作态B、时钟板没有接入时钟基准C、时钟基准和时钟源丢失

以下关于CLKG单板的描述哪些是正确的()A、支持热插拔B、15组8K/16M/PP2S系统时钟输出接口C、2组2Mbps、2MHz基准时钟输入接口D、1组GPS模块8K基准输入接口

NODEB要求同步于网络侧,参考时钟来自()A、BITS中产生的8K(包含2MHz和2Mbps两种)B、线路时钟(BIIA产生的8K)C、BCCS的10M时钟D、GPS时钟

使用2MHZ和2MBITS时钟需要时钟单板阻抗和时钟线缆阻抗进行匹配。

NODEB要求同步于网络侧,参考时钟来自()A、BITS中产生的8K(包含2MHz和2Mbps两种)B、线路时钟(BIIA产生的8K)C、BCCS的10M时钟D、GPS时钟E、BCCS的19M时钟

【BTS20】42BIE板的功能之一是从输入的E1信号中提取2M的时钟信号,并由此分频产生8K的帧时钟信号。在基站中需要使用8K时钟信号的单板和模块有:()A、FPUB、CICC、MCKD、OMU

S320的系统时钟板SCB可提供()个BITS时钟输入,6路8K线路时钟输入接口,5路可选支路时钟输入基准,并提供()路外时钟输出接口。

RNC(V3)上的CLKG单板必须通过()接口提取时钟基准,经过板内同步后,驱动多路定时基准信号给各个机框框使用。A、UuB、IubC、IuD、Iur

CLKG板的时钟基准来自于()或()

CLKG板的时钟输入有从SPB板提取时钟信号和BITS时钟这两种方式。

判断题SHLR的CLKG板的时钟输入有从SPB板提取时钟信号和BITS时钟两种方式A对B错

多选题NODEB要求同步于网络侧,参考时钟来自()ABITS中产生的8K(包含2MHz和2Mbps两种)B线路时钟(BIIA产生的8K)CBCCS的10M时钟DGPS时钟EBCCS的19M时钟

填空题S320的系统时钟板SCB可提供()个BITS时钟输入,6路8K线路时钟输入接口,5路可选支路时钟输入基准,并提供()路外时钟输出接口。