多选题下面是关于CPU访问主存和高速缓存CAChe关系描述,正确的有()A没有CAChe的微机,只有主存能与CPU直接进行信息交换B拥有CAChe的微机,CAChe和主存都能直接与CPU交换信息C一台装有CAChe的微机,CPU从外存读人数据的顺序是外存→主存→CACheDCAChe使用的是半导体动态存储器,所以其中的信息不能长期保留

多选题
下面是关于CPU访问主存和高速缓存CAChe关系描述,正确的有()
A

没有CAChe的微机,只有主存能与CPU直接进行信息交换

B

拥有CAChe的微机,CAChe和主存都能直接与CPU交换信息

C

一台装有CAChe的微机,CPU从外存读人数据的顺序是外存→主存→CAChe

D

CAChe使用的是半导体动态存储器,所以其中的信息不能长期保留


参考解析

解析: 暂无解析

相关考题:

● 以下关于CPU 与主存之间增加高速缓存(Cache)的叙述中,错误的是 (4) 。(4)A. Cache扩充了主存储器的容量B. Cache可以降低由于CPU 与主存之间的速度差异造成的系统性能影响C. Cache的有效性是利用了对主存储器访问的局部性特征D. Cache中通常保存着主存储器中部分内容的一份副本

以下关于CPU与主存之间增加调整缓存(Cache)的叙述,不正确的是()。 A.Cache扩充了主存储器的容量B.Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响C.Cache的有效性是利用了对主存储器访问的局部特征D.Cache中通常保存着主存储器中部分内容的一份副本

● 以下关于CPU与主存之间增加高速缓存(Cache)的叙述,不正确的是 (7) 。(7)A. Cache扩充了主存储器的容量B. Cache可以降低由于CPU 与主存之间的速度差异造成的系统性能影响C. Cache的有效性是利用了对主存储器访问的局部性特征D. Cache中通常保存着主存储器中部分内容的一份副本

下面关于CPU与 Cache 之间关系的叙述中,正确的是A.Cache中存放的是主存储器中一部分信息的映像B.用户可以直接访问CacheC.片内Cache要比二级Cache的容量大得多D.二级Cache要比片内Cache的速度快得多

对使用Pentium4作为CPU的PC机来说,下面关于Cache的叙述中错误的是A.L1 Cache与CPU制作在同一个芯片上B.L2 Cache的工作频率越来越高,但不可能达到CPU的工作频率C.CPU访问Cache时,若“命中”,则不需插入等待状态D.Cache是CPU和DRAM主存之间的高速缓冲存储器

高速缓冲存储器 Cache是位于CPU和主存DRAM之间规模或容量较小但速度很快的存储器。下面是关于Cache的叙述,其中错误的是( )。A.PC中采用的Cache方案兼顾了SRAM的高速特性和DRAM的低成本特性,即达到了即降低成本又提高系统性能的目的B.CPU访问Cache“命中”时,由于Cache的速度与CPU相当,因此CPU就能在零等待状态下迅速地完成数据的读写,而不必插入等待状态C.CPU访问CaChe“未命中”时,信息需从主存(DRAM)传送到CPU,这时CPU要插入等待状态D.L1 Cache的工作频率和CPU的工作频率相等,L2 Cache的工作频率越来越高,但不可能等于CPU的工作频率

在cpu内外常需设置多级高速缓存cache,主要目的是( )。 A、扩大主存的存储容量B、提高cpu访问主存数据或指令的效率C、扩大存储系统的存量D、提高cpu访问内外存储器的速度

下面是关于CPU与主存储器之间的Cache的叙述,其中正确的是( )。A.Cache中存放的主存储器中某一部分内容的映象B.Cache能由用户直接访问C.位于主板上的12 Cache要比与CPU封装在一起的L1 Cache速度快D.Cache存储器的功能不全由硬件实现

以下关于计算机系统中高速缓存(Cache)的说法中,正确的是( )。A. Cache 的容量通常大于主存的存储容量 B.通常由程序员设置 Cache 的内容和访问速度 C.Cache 的内容是主存内容的副本 D.多级 Cache 仅在多核 CPU 中使用

以下关于计算机系统中高速缓存(Cache)的说法中,正确的是(9)A.Cache 的容量通常大于主存的存储容量B.通常由程序员设置 Cache 的内容和访问速度C.Cache 的内容是主存内容的副本D.多级 Cache 仅在多核 CPU 中使用

在cpu内外常需设置多级高速缓存cache,主要目的是( )。A.扩大主存的存储容量 B.提高cpu访问主存数据或指令的效率 C.扩大存储系统的容量 D.提高cpu访问外存储器的速度

下面关于Cache的叙述,错误的是()A、高速缓冲存储器简称CacheB、Cache处于主存与CPU之间C、程序访问的局部性为Cache的引入提供了理论依据D、Cache的速度远比CPU的速度慢

Cache、主存和辅存,CPU能直接访问的是哪几个?

奔腾主板上一般带有高速缓存Cache,它是()之间的缓存A、CPU和辅存B、CPU和主存C、最大运算速度D、CPU的时钟主频

Cache越大,CPU访问主存的平均速度越快

下面是关于CPU访问主存和高速缓存CAChe关系描述,正确的有()A、没有CAChe的微机,只有主存能与CPU直接进行信息交换B、拥有CAChe的微机,CAChe和主存都能直接与CPU交换信息C、一台装有CAChe的微机,CPU从外存读人数据的顺序是外存→主存→CACheD、CAChe使用的是半导体动态存储器,所以其中的信息不能长期保留

下面是主存储器和CAChe的比较,正确的有()A、微机主存储器多数采用半导体动态存储器(DRAM),CAChe采用半导体静态存储器(SRAM)。这两种存储器中的信息均不能长期保留B、CPU访问主存储器的速度快于访问CAChe的速度C、在配有CAChe的计算机中,CPU每次访问存储器都首先访问CAChe,若欲访问的数据在CAChe中,则访问结束,否则,再访问主存储器,并把有关数据取人CACheD、CAChe容量一般都小于主存储器

以下关于CPU与主存之间增加高速缓存(Cache)的叙述中,错误的是()。A、Cache扩充了主存储器的容量B、Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响C、Cache的有效性是利用了对主存储器访问的局部性特征D、Cache中通常保存着主存储器中部分内容的一份副本

采用高速缓存(cache)的目的是()A、扩大主存容量B、提高CPU运行速度C、提高总线速度D、提高主存速度

CPU和主存之间增设高速缓存(Cache)的主要目的是()A、扩大主存容量B、解决CPU和主存之间的速度匹配问题C、提高存储器的可靠性D、以上均不对

下面是关于CPU与Cache之间关系的描述,其中正确的一条描述是()A、Cache中存放的是主存储器中一部分信息的映像B、用户可以直接访问CacheC、片内Cache要比二级Cache的容量大得多D、二级Cache要比片内Cache的速度快得多

下面是对高速缓冲存储器(CAChe)的描述,正确的有()A、CAChe是位于CPU与主存储器之间,对用户是透明的一种高速小容量存储器B、在现代CPU设计技术中,常将CAChe分成一级CAChe和二级CACheC、一级CAChe容量一般较小,二级CAChe的容量相对一级CAChe要大一些D、高速缓存中存放的是正在运行的一小段程序和数据

某计算机系统r内存由Cache和主存构成,Cache的存取周期为45ns,主存的存取周期为200ns。已知在段给定的时间内,CPU共访问内存4500次,其中340次访问主存,问:【*,★,2016考研解析,编号3.5.1】CPU访问内存的平均访问时间是多少?

下面是关于微型计算机存储系统是的层次结构描述正确的是()A、CPU.内存.cache.外存B、CPU、cache、内存、外存C、内存、cache、CPU、外存D、内存、cache、外存、CPU

多选题下面是对高速缓冲存储器(CAChe)的描述,正确的有()ACAChe是位于CPU与主存储器之间,对用户是透明的一种高速小容量存储器B在现代CPU设计技术中,常将CAChe分成一级CAChe和二级CACheC一级CAChe容量一般较小,二级CAChe的容量相对一级CAChe要大一些D高速缓存中存放的是正在运行的一小段程序和数据

多选题下面是主存储器和CAChe的比较,正确的有()A微机主存储器多数采用半导体动态存储器(DRAM),CAChe采用半导体静态存储器(SRAM)。这两种存储器中的信息均不能长期保留BCPU访问主存储器的速度快于访问CAChe的速度C在配有CAChe的计算机中,CPU每次访问存储器都首先访问CAChe,若欲访问的数据在CAChe中,则访问结束,否则,再访问主存储器,并把有关数据取人CACheDCAChe容量一般都小于主存储器

单选题下面是关于CPU与Cache之间关系的描述,其中正确的一条描述是()ACache中存放的是主存储器中一部分信息的映像B用户可以直接访问CacheC片内Cache要比二级Cache的容量大得多D二级Cache要比片内Cache的速度快得多