当CPU响应外设提出的中断申请后,应当如何?

当CPU响应外设提出的中断申请后,应当如何?


相关考题:

响应中断请求的条件是()。 A、外设提出中断;B、外设工作完成和系统允许时;C、外设工作完成和中断标记触发器为“1”时;D、CPU提出中断。

CPU响应中断的时间是()。 A、一条指令执行结束B、外设提出中断C、取指周期结束D、外设工作完成后

CPU响应中断的时间是() A、一条指令结束B、外设提出中断C、取指周期结束D、任一机器周期结束

中断屏蔽寄存器的作用是:() A、禁止外设向8259提出中断请求B、禁止8259相应的某级中断申请传向CPUC、禁止CPU响应8259提出的中断申请D、禁止优先级较高的中断申请

CPU响应中断的时间是( )。A.一条指令结束B.外设提出中断C.取指周期结束D.前面都不正确

CPU响应中断的时间是( )。A.一条指令结束B.外设提出中断C.取指周期结束D.程序执行结束

中断允许触发器用来()。A.表示外设是否提出了中断请求B.CPU是否响应了中断请求C.CPU是否在进行中断处理D.开放或关闭可屏蔽硬中断

在中断响应过程中,保护程序计数器PC的目的是()。A、使中断返回后,CPU能继续执行原程序B、使用CPU能找到中断处理程序的入口地址C、通知外设CPU已响应中断请求D、使CPU和外设能并行工作

一旦外设发起中断请求,立即就会得到CPU的响应。

中断允许触发器用来()。A、表示外设是否提出了中断请求B、CPU是否响应了中断请求C、CPU是否在进行中断处理D、开放或关闭可屏蔽硬中断

外设向CPU申请中断,但CPU不响应,其原因可能有哪些?

指出哪几个中断申请标志在CPU响应中断响应后能被硬件自动清零。

当标志IF=1时,CPU()响应可屏蔽中断;当IF=0时,CPU()响应可屏蔽中断。

CPU响应外设中断请求的必要条件是什么?

8086微处理器的INTR引脚是用于:()A、CPU通知外设中断请求已被响应。B、外设通知CPU中断请求已被响应。C、CPU向外设请求中断。D、外设向CPU请求中断。

某外设已向CPU申请中断,但未能得到响应,请找出其中的原因。

外设向CPU提出中断申请,但没有给以响应,其原因有哪些?

8086CPU响应单个可屏蔽中断的条件是()。A、CPU开中断B、外设有中断请求信号C、外设中断请求信号不屏蔽D、同时满足上述A,B,C条件,且正在执行的指令执行完毕。

中断源向CPU提出的中断请求信号叫:()A、中断源B、中断优先级别C、中断响应D、中断申请

当多个外设同时产生中断时,CPU响应中断的顺序受()的影响。A、中断优先级B、中断允许标志C、中断屏蔽码D、中断优先级和中断屏蔽码

下述有关“中断”的描述中不正确的是()。A、外设请求中断后,CPU等待当前当前基本操作完成后,才响应中断B、响应中断前,CPU会将当前程序计数器的值及CPU的状态保存起来C、不同外设使用的中断处理程序是相同的D、中断时CPU根据中断号或中断向量找到中断处理程序的入口

单选题已知某系统共有4台外设,即A,B,C,D,每台外设都可能发生中断,系统规定中断优先级为A最高,D最低,B、C两级介于A,D之间,当CPU正在执行C设备的中断服务程序时,其余三台外设同时发生中断请求,此时,IF=1,问CPU响应哪台外设请求( )AB设备BA设备C都不响应D依A、B、D次序都响应

单选题已知某系统共带三台外设,即X、Y、Z,每台外设都能发出中断,它们的中断优先级为XYZ,当前在执行Z中断服务程序时,X,Y同时发出中断请求,若此时IF=0,问CPU响应哪台外设请求( )AX设备BY设备C无响应X,后响应YD都不响应

单选题CPU在()时响应中断。A取指周期结束B外设提出中断申请CINTR为高电平D一条指令结束

单选题CPU响应中断的时间是()A 一条指令结束B 外设提出中断C 取指周期结束D 任一机器周期结束

问答题外设向CPU申请中断,但CPU不响应,其原因可能有哪些?

单选题当多个外设同时产生中断时,CPU响应中断的顺序受( )的影响。A中断优先级B中断允许标志C中断屏蔽码D中断优先级和中断屏蔽码