8086CPU响应非屏蔽中断后,将启动两个连续的中断响应总线周期。
8086CPU响应非屏蔽中断后,将启动两个连续的中断响应总线周期。
相关考题:
当DMA控制器向8086CPU请求使用总线后,下列说法正确的是A.CPU时钟周期执行结束后响应B.CPU等待周期执行结束后响应C.CPU指令周期执行结束后响应D.CPU总线周期执行结束后响应
8086CPU处理硬件可屏蔽中断的特点是A.需要CPU干预B.响应中断时,CPU仍然控制系统总线C.只有标志寄存器的IF位为1,才能响应D.只要有中断请求信号,CPU就必须响应E.中断类型码由中断指令提供
8086CPU的INTR脚和INTA脚的功能是()A、可屏蔽中断请求信号,中断响应信号B、不可屏蔽中断请求信号,中断响应信号C、不可屏蔽中断请求信号,地址锁存信号D、可屏蔽中断请求信号,地址锁存信号
8088/8086CPU在响应8259的中断过程中,连续执行两个INTA中断响应周期,第二个中断响应周期是()。A、读取8259中OCW3的内容B、读取8259中断屏蔽寄存器的内容C、读取中断类型码D、清除中断申请寄存器IRRi
单选题8088/8086CPU在响应8259的中断过程中,连续执行两个INTA中断响应周期,第二个中断响应周期是()。A读取8259中0CW3的内容B读取8259中断屏蔽寄存器的内容C读取中断类型码D清除中断申请寄存器IRRI