一个完整的DMA传输过程必须经过下面的几个步骤()。A、DMA请求B、DMA响应C、DMA传输D、DMA结束
一个完整的DMA传输过程必须经过下面的几个步骤()。
- A、DMA请求
- B、DMA响应
- C、DMA传输
- D、DMA结束
相关考题:
下面关于8237DMA控制器的叙述中,正确的是A.8237各个DMA通道的每次DMA操作只能传输一个字节B.8237内部白长当前地址寄存器的值在每次传输后自动加1或减1C.8237不能通过软件编程屏蔽其DMA请求D.8237各个DMA通道的请求优先级是固定的
下面关于8237可编程DMA控制器的叙述中,错误的是A.8237有4个DMA通道B.8237的数据线为16位C.每个通道有硬件DMA请求和软件DMA请求两种方式D.每个通道在每次DMA传输后,其当前地址寄存器的值自动加1或减1
(35)下面关于8237DMA控制器的叙述中,正确的是A)8237 各个DMA 通道的每次DMA 操作只能传输一个字节B)8237 内部白长当前地址寄存器的值在每次传输后自动加1 或减1C)8237 不能通过软件编程屏蔽其 DMA 请求D)8237各个DMA通道的请求优先级是固定的
下面的一段叙述中,Ⅰ~Ⅳ空缺处信号的英文名称分别是什么? “8237接收到通道的DMA请求信号 Ⅰ 后,向CPU发出总线请求信号 Ⅱ ,CPU接收到该信号后,在当前总线周期结束之后让出总线,并使总线允许信号 Ⅲ 有效;当8237获得CPU送来的该信号后,便产生DMA响应信号 Ⅳ 送到相应的外设端口,表示DMA控制器响应外设的DMA请求,从而进入DMA服务过程。”A.DREQ、DACK、HRQ、HLDAB.DREQ、HLDA.DACK、HRQC.HRQ、DREQ、DACK、HLDAD.DREQ、HRQ、HLDA.DACK
cpu响应中断请求和响应dma请求的本质区别是()。 A.控制简单B.速度慢C.响应中断时,CPU仍然仍控制总线,而响应DMA请求时,CPU要让出总线D.CPU响应中断请求和响应DMA请求的本质区别是()。
8237 DMA控制器工作在优先级循环方式时,某通道的DMA请求被响应后,随即降为最低级。比如,某次DMA传输前4个通道的优先级顺序为2-3-0-1,那么在通道2进行一次传输之后,优先级顺序变为 。
在微机系统中,当高速外设采用DMA方式进行输入/输出数据传送时,外设和(1)之间直接建立传输数据通路,不需要(2)进行干预,完全由DMA接口硬件控制。DMA控制接口具有下列功能:①向CPU发DMA请求。②在CPU允许DMA工作时、DMA取得(3)控制权,控制数据传送。③确定传送数据的(4)和(5),并在传送过程中不断修改。④重复①~⑧,直至全部数据传送结束、给出DMA操作完成信号。A.外设B.CPUC.内存D.中断E.停止
以下关于直接存储器访问(DMA)的叙述中,错误的是( )。A.DMA是一种快速传递大数据的技术B.DMA将传输的数据从一个地址空间复制到另一个地址空间C.DMA数据传送过程中,由CPU和DMA控制器共同控制D.在DMA控制器控制下,主存和外设之间直接交换数据
关于中断和DMA,下列说法正确的是()。A.DMA请求和中断请求同时发生时,响应DMA请求B.DMA请求、非屏蔽中断、可屏蔽中断都要在当前指令结束之后才能被响应C.非屏蔽中断请求优先级最高,可屏蔽中断请求优先级最低D.如果不开中断,所有中断请求就不能响应
下列关于DMA描述不正确的是()A、内存可以被CPU访问,也可以被DMA控制器访问B、DMA可以和CPU并行工作C、DMA开始前,CPU需要初始化DMA控制器,结束后,DMA控制器产生中断D、数据的输入和输出需要经过CPU,再由DMA控制器访问内存
DMAC向CPU发出请求信号,CPU响应并交出总线控制权后将()A、反复执行空操作,直到DMA操作结束B、进入暂停状态,直到DMA操作结束C、进入保持状态,直到DMA操作结束D、进入等待状态,直到DMA操作结束
单选题DMA传送结束由I/O接口向CPU发出中断请求,其目的是()。A让CPU收回总线控制权B让DMA控制器释放总线控制C让CPU检查DMA操作正确性D让DMA复位,准备下一次DMA传输