计数器使用的触发器是()。A、存储器B、寄存器C、单稳态触发器D、双稳态触发器

计数器使用的触发器是()。

  • A、存储器
  • B、寄存器
  • C、单稳态触发器
  • D、双稳态触发器

相关考题:

计数器按各触发器翻转情况分类可以分为同步计数器和异步计数器。()

构成同步二进制计数器一般应选用的触发器是A、D触发器B、R-S触发器C、J-K触发器D、T触发器

计数器的模是指构成计数器的触发器的个数。() 此题为判断题(对,错)。

同步计数器是指()的计数器。A.由同类型的触发器构成B.各触发器时钟端连在一起,统一由系统时钟控制C.可用前级的输出做后级触发器的时钟D.可用后级的输出做前级触发器的时钟

J-K触发器是组成计数器的理想记忆元件。()

计数器按触发器的翻转顺序分为()和异步计数器。

利用时钟脉冲去触发计数器中所有触发器,使之发生状态变换的计数器,称为异步计数器。

由时钟脉冲控制的所有触发器同时翻转的计数器叫做()。A、同步计数器B、异步计数器

用D触发器可以组成()A、加法计数器B、减法计数器C、移位寄存器D、多谐振荡器E、施密特触发器

触发器是构成计数器的基本单元

关于同步、异步计数器说法正确的是()A、同步计数器在计数过程中各个触发器状态同时更新B、同步计数器在计数过程中各个触发器状态不同时更新C、异步计数器在计数过程中各个触发器状态同时更新D、异步计数器在计数过程中各个触发器状态不同时更新E、同一电路中同步计数器和异步计数器可以互换使用

异步二进制计数器基本计数单元是()A、T触发器B、计数触发器C、RS触发器D、D触发器

异步计数器的特点是()A、异步计数器中的触发器没有一个共同的时钟脉冲B、异步计数器不需要时钟脉冲C、异步计数器的触发器共用一个时钟脉D、异步计数器只能做减法计数器

同步计数器是指()的计数器。 A、由同类型的触发器构成B、各触发器时钟端连在一起,统一由系统时钟控制C、可用前级的输出做后级触发器的时钟D、可用后极的输出做前级触发器的时钟

计数器按触发器的翻转顺序分为()和()。

如果计数器的计数脉冲不是同时加到所有触发器的计数输入端,而只加到最低位触发器的计数输入端,其他各级触发器则由相邻的低位触发器来触发,这时计数器称为()。A、同步计数器;B、异步计数器;C、可逆计数器;D、步计数器。

电路中各触发器状态改变有先有后是异步的,用它作成的计数器是()。A、同步计数器B、异步计数器C、二进制计数器D、四进制计数器

异步计数器是指计数脉冲输入时,组成计数器各触发器是同时翻转。

按照计数器在计数过程中触发器翻转的次序,把计数器分为同步、异步计数器。()

组合逻辑电路是由()构成。A、门电路B、触发器C、门电路和触发器D、计数器

在计数器中,当计数脉冲输入时,所有触发器同时翻转,即各触发器状态的改变是同时进行的,这种计数器称为()。

计数器的模是指构成计数器的触发器的个数。

按照计数器中各触发器状态更新的情况不同,可将计数器分为()。A、同步计数器B、加法计数器C、减法计数器D、异步计数器

异步二进制计数器基本计数单元是()。A、T触发器B、计数触发器C、JK触发器D、D触发器E、RS触发器

单选题由时钟脉冲控制的所有触发器同时翻转的计数器叫做()。A同步计数器B异步计数器

判断题使用3个触发器构成的计数器最多有8个有效状态。A对B错

单选题电路中各触发器状态改变有先有后是异步的,用它作成的计数器是()。A同步计数器B异步计数器C二进制计数器D四进制计数器