解释如下缩略语:DMA、PROM、MDR、CON、PC、CPU。

解释如下缩略语:DMA、PROM、MDR、CON、PC、CPU。


相关考题:

CPU内部的寄存器IR、MAR、MDR和PC,只有PC对用户是可见的。() 此题为判断题(对,错)。

在计算机体系结构中,CPU内部包括程序计数器PC、存储器数据寄存器MDR、指令寄存器IR和存储器地址寄存器MAR等。若CPU要执行的指令为:MOV RO,#100(即将数值100传送到寄存器R0中),则CPU首先要完成的操作是(1)。A.100→ROB.100→MDRC.PC→MARD.PC→IR

DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称为________。A.停止CPU访问主存B.周期挪用C.DMA与CPU交替访问

PC机中在CPU与外设的数据传送的三种方式中,DMA方式与中断方式相比,主要优点是【 】。

●在CPU中用于跟踪指令地址的寄存器是 (1)。(1)A.地址寄存器(MAR)B.数据寄存器(MDR)C.程序计数器(PC)D.指令寄存器(IR)

下面关于PC机I/O操作的叙述中,错误的是A.I/O操作与CPU数据处理操作可同时进行B.与PC相连的多个同类型I/O设备不能同时工作C.DMA是一种输入/输出控制方式,DMA操作时,由DMA控制器执行数据传送D.80×86微处理器有专门的I/O指令用于对I/O端口进行操作

PC中,CPU具有指令流水线功能的优点是( )A.存储器存取速度加快B.I/O处理速度加快C.DMA传送速度加快D.CPU运行速度加快

在PC中,CPU具有指令流水功能的优点是( )。A.存储器存取速度加快B.I/O处理速度加快C.DMA传送速度加快D.CPU运行速度加快

在现行PC机中采用DMA方式高速传输数据时,数据传输是( )。A.在总线控制器发出的控制信号控制下完成的B.在DMA控制器本身发出的控制信号控制下完成的C.由CPU执行的程序完成的D.由CPU响应硬中断处理完成的

在计算机体系结构中,CPU内部包括程序计数器PC、存储器数据寄存器MDR、指令寄存器IR和存储器地址寄存器MAR等。若CPU要执行的指令为:MOV R0,#100(即将数值100传送到寄存器R0中),则CPU首先要完成的操作是( )。A.100→R0B.100→MDRC.PC→MARD.PC→IR

在CPU中用于跟踪指令地址的寄存器是( )。A.地址寄存器(MAR)B.数据寄存器(MDR)C.程序计数器(PC)D.指令寄存器(IR)

DMA控制器通过中断向CPU发DMA请求信号。A对B错

下述哪一种不是DMA控制器与CPU分时使用总线的方式()。A、停止CPU访问B、周期挪用C、DMA控制器与CPU交替访问内存D、CPU缓冲寄存

DMA方式传送数据时,哪种方式既保证了DMA传送数据又保证了CPU与主存的效率()A、周期挪用B、CPU暂停访问C、CPU交替访问

在下面有关DMA概念的叙述中,正确的是()。A、当CPU在执行指令时,CPU与DMA控制器同时提出了对主存访问的要求,这是应首先满足CPU的要求,以免指令执行发生错误,而DMA传送数据是可等待的B、DMA周期挪用方式是在CPU访问存储器总线周期结束时,插入一个DMA访问周期。在此期间,CPU等待或执行不需要访问内存的操作C、因为DMA传送是在DMA控制器控制下内存与外设直接数据传送,因此在这种方式中,始终不需要CPU干预D、CPU在接到DMA请求后,必须尽快地在一条指令执行后予以响应

在现行pc机采用DMA高速传输数据时数据传输是()A、在总线控制器发出的控制信号 控制下完成的B、在DMA控制器本身的发出的控制信号控制完成的C、有CPU执行的移序完成的D、有CPU响应硬中断处理完成的

下列关于DMA描述不正确的是()A、内存可以被CPU访问,也可以被DMA控制器访问B、DMA可以和CPU并行工作C、DMA开始前,CPU需要初始化DMA控制器,结束后,DMA控制器产生中断D、数据的输入和输出需要经过CPU,再由DMA控制器访问内存

DMA传送结束由I/O接口向CPU发出中断请求,其目的是()。A、让CPU收回总线控制权B、让DMA控制器释放总线控制C、让CPU检查DMA操作正确性D、让DMA复位,准备下一次DMA传输

采用DMA方式能实现高速数据传送,是因为()A、DMA能加速CPU的速度B、传送的数据不用经过CPU中转C、DMA可以和CPU同时访问系统总线

DMA控制器通过中断向CPU发DMA请求信号。

DMA方式传送数据时,哪种方式可以解决DMA接口与CPU争夺访问主存的问题()A、周期挪用B、CPU暂停访问C、CPU交替访问

设CPU内部的部件有:PC、IR、MAR、MDR、ACC、ALU、CU,且采用非总线结构。写出加法指令ADDX(X为主存地址)在执行阶段所需的全部微操作。

问答题设CPU内部的部件有:PC、IR、MAR、MDR、ACC、ALU、CU,且采用非总线结构。写出加法指令ADDX(X为主存地址)在执行阶段所需的全部微操作。

单选题后张法预应力混凝土构件完成第二批预应力损失时,预应力钢筋的应力值σ pc为以下何项()Aσcon-σlBσcon-σlⅡCσcon-σl-αE σpcⅡDσcon-σl2

问答题解释如下缩略语:DMA、PROM、MDR、CON、PC、CPU。

单选题DMA传送结束由I/O接口向CPU发出中断请求,其目的是()。A让CPU收回总线控制权B让DMA控制器释放总线控制C让CPU检查DMA操作正确性D让DMA复位,准备下一次DMA传输

单选题下列关于DMA描述不正确的是()A内存可以被CPU访问,也可以被DMA控制器访问BDMA可以和CPU并行工作CDMA开始前,CPU需要初始化DMA控制器,结束后,DMA控制器产生中断D数据的输入和输出需要经过CPU,再由DMA控制器访问内存