解释如下缩略语:DMA、PROM、MDR、CON、PC、CPU。
解释如下缩略语:DMA、PROM、MDR、CON、PC、CPU。
相关考题:
在计算机体系结构中,CPU内部包括程序计数器PC、存储器数据寄存器MDR、指令寄存器IR和存储器地址寄存器MAR等。若CPU要执行的指令为:MOV RO,#100(即将数值100传送到寄存器R0中),则CPU首先要完成的操作是(1)。A.100→ROB.100→MDRC.PC→MARD.PC→IR
下面关于PC机I/O操作的叙述中,错误的是A.I/O操作与CPU数据处理操作可同时进行B.与PC相连的多个同类型I/O设备不能同时工作C.DMA是一种输入/输出控制方式,DMA操作时,由DMA控制器执行数据传送D.80×86微处理器有专门的I/O指令用于对I/O端口进行操作
在现行PC机中采用DMA方式高速传输数据时,数据传输是( )。A.在总线控制器发出的控制信号控制下完成的B.在DMA控制器本身发出的控制信号控制下完成的C.由CPU执行的程序完成的D.由CPU响应硬中断处理完成的
在计算机体系结构中,CPU内部包括程序计数器PC、存储器数据寄存器MDR、指令寄存器IR和存储器地址寄存器MAR等。若CPU要执行的指令为:MOV R0,#100(即将数值100传送到寄存器R0中),则CPU首先要完成的操作是( )。A.100→R0B.100→MDRC.PC→MARD.PC→IR
在下面有关DMA概念的叙述中,正确的是()。A、当CPU在执行指令时,CPU与DMA控制器同时提出了对主存访问的要求,这是应首先满足CPU的要求,以免指令执行发生错误,而DMA传送数据是可等待的B、DMA周期挪用方式是在CPU访问存储器总线周期结束时,插入一个DMA访问周期。在此期间,CPU等待或执行不需要访问内存的操作C、因为DMA传送是在DMA控制器控制下内存与外设直接数据传送,因此在这种方式中,始终不需要CPU干预D、CPU在接到DMA请求后,必须尽快地在一条指令执行后予以响应
在现行pc机采用DMA高速传输数据时数据传输是()A、在总线控制器发出的控制信号 控制下完成的B、在DMA控制器本身的发出的控制信号控制完成的C、有CPU执行的移序完成的D、有CPU响应硬中断处理完成的
下列关于DMA描述不正确的是()A、内存可以被CPU访问,也可以被DMA控制器访问B、DMA可以和CPU并行工作C、DMA开始前,CPU需要初始化DMA控制器,结束后,DMA控制器产生中断D、数据的输入和输出需要经过CPU,再由DMA控制器访问内存
单选题下列关于DMA描述不正确的是()A内存可以被CPU访问,也可以被DMA控制器访问BDMA可以和CPU并行工作CDMA开始前,CPU需要初始化DMA控制器,结束后,DMA控制器产生中断D数据的输入和输出需要经过CPU,再由DMA控制器访问内存