单选题在设计同步时序电路时,检查到不能自行启动时,则()。A只能用反馈复位法清零B只能用修改驱动方程的方法C必须用反馈复位法清零并修改驱动方程D可以采用反馈复位法(置位法),也可以采用修改驱动方程的方法保证电路能白行启动。
单选题
在设计同步时序电路时,检查到不能自行启动时,则()。
A
只能用反馈复位法清零
B
只能用修改驱动方程的方法
C
必须用反馈复位法清零并修改驱动方程
D
可以采用反馈复位法(置位法),也可以采用修改驱动方程的方法保证电路能白行启动。
参考解析
解析:
暂无解析
相关考题:
完全给定同步时序电路与不完全给定同步时序电路的设计过程所不同的是()。 A、使用的隐含表不同B、等效概念和相容概念的不同C、最大等效类与最大相容类得到的方法不同D、最小化状态表中某个状态得到的方法不同
时序逻辑电路分为同步时序逻辑电路和异步时序逻辑电路两种它们的区别是()。A、同步时序逻辑电路状态的变化与时钟脉冲同步,而异步时序电路中没有统一的时钟脉冲,电路的状态随输入信号的改变而相应改变。B、异步时序电路的每个状态都是“稳定状态”,而同步时序逻辑电路的状态分为“稳定”和“不稳定“两种。C、同步时序电路中,任一时刻,几个输入变量可以同时变化。D、异步时序电路中,每个时刻仅允许一个输入信号发生变化,以避免电路中可能出现的竞争现象。
多选题时序逻辑电路分为同步时序逻辑电路和异步时序逻辑电路两种它们的区别是()。A同步时序逻辑电路状态的变化与时钟脉冲同步,而异步时序电路中没有统一的时钟脉冲,电路的状态随输入信号的改变而相应改变。B异步时序电路的每个状态都是“稳定状态”,而同步时序逻辑电路的状态分为“稳定”和“不稳定“两种。C同步时序电路中,任一时刻,几个输入变量可以同时变化。D异步时序电路中,每个时刻仅允许一个输入信号发生变化,以避免电路中可能出现的竞争现象。