以下微处理器内部的数据传送指令对应的含义正确的是()。A.MOV R1,R0表示将R1中的数据复制到R0B.MOVS R1, R0表示将R0中的数据复制到R1,不需要更新APSR中标志C.MOVS R4, #0x34表示将八位数0x34直接存入R4中,需更新APSR中标志D.MSR CONTROL,R3表示将R3中的值复制到CONTROL
以下微处理器内部的数据传送指令对应的含义正确的是()。
A.MOV R1,R0表示将R1中的数据复制到R0
B.MOVS R1, R0表示将R0中的数据复制到R1,不需要更新APSR中标志
C.MOVS R4, #0x34表示将八位数0x34直接存入R4中,需更新APSR中标志
D.MSR CONTROL,R3表示将R3中的值复制到CONTROL
参考答案和解析
MOVS R4, #0x34 表示 将八位数 0x34 直接存入 R4 中,需更新 APSR 中标志
相关考题:
Pentium微处理器的结构之所以称为超标量结构,是因为下面哪一种原因?A.Pentium微处理器不仅能进行32位运算,也能进行64位运算 B.Pentium微处理器内部含有多条指令流水线和多个执行部件 C.数据传输速度很快,每个总线周期最高能传送4个64位数据 D.微处理器芯片内部集成的晶体管数超过100万个,功耗很大
Pentium微处理器的结构被称为超标量结构的原因是A.Pentium微处理器不仅能进行32位运算,也能进行64位运算B.Pentium微处理器内部含有多条指令流水线和多个执行部件C.数据传输速度很快,每个总线周期最高能传送4个64位数据D.微处理器芯片内部集成的晶体管数超过100万个,功耗很大
下面是微处理器中有关Cache的叙述,其中错误的是A.从Pentium微处理器开始已经将其内部的L1 Cache分离为指令Cache和数据CacheB.Pentium Ⅱ的L2 Cache不在微处理器芯片内部C.Pentium 4微处理器的L1 Cache和L2 Cache均集成在处理器芯片内D.目前市场上销售的赛扬(Celeron)微处理器价格较低,因为芯片内部没有集成Cache
总线由数据总线、地址总线和控制总线组成,数据总线是从微处理器向内存储器、FO接口传送数据的通路,反之,它也是从内存储器、FO接口向微处理器传送数据的通路,因为它可以在两个方向上往返传送数据,称为______。
关于微处理器的指令系统,以下说法正确的是()A、指令系统就是该处理器能够执行的全部指令B、一个微处理器的指令系统是设计微处理器时决定的,是其固有的功能C、指令系统所能完成功能的强弱,是这种微处理器功能强弱的具体表现D、以上都正确
关于数据传送类指令,下列说法正确的是()A、在内部数据存储区中,数据不能直接从一个地址单元传送到另一个地址单元B、程序存储器空间中的数据能直接送入内部存储区中任意单元C、所有的数据传送指令都不影响PSW中的任何标志位D、只能使用寄存器间接寻址方式访问外部数据存储器
某微处理器的结构之所以称为超标量结构,是因为该微处理器()A、不仅能进行32位运算,也能进行64位运算B、内部含有多条指令流水线和多个执行部件C、数据传输速度很快,每个总线周期最高能传送4个64位数据D、芯片内部集成的晶体管数超过100万个,功耗很大
单选题某微处理器的结构之所以称为超标量结构,是因为该微处理器()A不仅能进行32位运算,也能进行64位运算B内部含有多条指令流水线和多个执行部件C数据传输速度很快,每个总线周期最高能传送4个64位数据D芯片内部集成的晶体管数超过100万个,功耗很大
填空题在计算机内部、传送、存储、加工处理的数据和指令都是()。