维持阻塞RS触发器利用 , 在时钟CP的边沿传递数据, 传输延迟D触发器利用 , 在时钟CP的边沿传递数据。 (A)门的延时 (B)维持阻塞线 (C)脉冲的低电平 (D)高电平或低电平A.B、CB.AC.AD.D

维持阻塞RS触发器利用 , 在时钟CP的边沿传递数据, 传输延迟D触发器利用 , 在时钟CP的边沿传递数据。 (A)门的延时 (B)维持阻塞线 (C)脉冲的低电平 (D)高电平或低电平

A.B、C

B.A

C.A

D.D


参考答案和解析
B、A

相关考题:

主从JK触发器Q的状态是在时钟脉冲CP()发生变化。 A、上升沿B、下降沿C、高电平D、低电平

由JK触发器装换成的T触发器,其输出状态在CP脉冲的()时变化。A.高电平B.低电平C.上升沿到来D.下降沿到来

施密特触发器属于()。 A、电平触发器B、边沿触发器C、时钟触发器D、脉冲触发器

为消除时钟触发器的空翻现象,产生了哪几种常用的触发器?( )A、主从触发器B、维持阻塞触发器C、边沿触发器D、基本触发器

维持阻塞D触发器是( )。A、主从触发器B、边沿触发器C、时钟触发器D、以上都不是

经常用到的时钟控制触发器有()等。A、边沿JK触发器B、维持阻塞边沿D触发器C、CMOS主从D触发器D、基本RS触发器

为避免一次翻转现象,应采用()触发器。A、高电平B、低电平C、主从D、边沿

维持-阻塞D触发器是()A、上升沿触发B、下降沿触发C、高电平触发D、低电平触发

I2C总线传输数据时,SDA线上高电平或低电平允许变化时,SCL时钟线信号是()A、SCL时钟线信号为高电平期间B、SCL时钟线信号为低电平期间C、SCL时钟线信号电平无要求D、SCL时钟线信号高低电平与SDA线上高地电平同步

由D触发器转换成的T触发器其输出状态是在CP脉冲的()时变化。A、下降沿到来B、上升沿到来C、低电平D、高电平

T触发器的输出状态是在CP脉冲的()到来时改变。A、上升沿B、下降沿C、高电平D、低电平

为防止空翻,应采用()结构的触发器。A、CMOSB、TTLC、主从或维持阻塞D、没有记忆功能E、边沿JK或边沿F、触发器G、同步RS触发器

边沿触发器中,在CP时钟的作用下,具有置0、置1、保持、翻转四种功能的触发器是()A、D触发器B、RS触发器C、JK触发器D、T触发器

维持阻塞型D触发器的状态由CP()时D的状态决定。A、上升沿B、下降沿C、高电平D、低电平

根据电路结构形式的不同,触发器可分为维持阻塞触发器、CMOS边沿触发器和()。A、基本RS触发器B、同步触发器C、主从触发器D、JK触发器

边沿触发器具有共同的动作特点,即触发器的次态仅取决于CP()时的输入逻辑状态。A、高电平B、上升沿C、下降沿D、低电平

边沿结构的集成触发器包括().A、下降沿触发的JK触发器B、维持-阻塞结构的D触发器C、主从RS触发器D、T触发器

既克服了空翻现象,又无一次变化问题的常用集成触发器有()。A、主从RS触发器B、同步D触发器C、边沿JK触发器D、维持-阻塞D触发器

正边沿触发器在()时,输出端的逻辑状态会发生改变(即触发有效)。A、输入逻辑电平改变B、CP脉冲从低电平变成高电平C、CP脉冲从高电平变成低电平D、高电平

问答题边沿型JK触发器,在CP脉冲信号的作用下,其动作有何特点?(分为负边沿、正边沿两种情形)

多选题既克服了空翻问题,又无一次变化问题的常用集成触发器有()。A主从RS触发器B同步D触发器C边沿JK触发器D维持-阻塞触发器

多选题既克服了空翻现象,又无一次变化问题的常用集成触发器有()。A主从RS触发器B同步D触发器C边沿JK触发器D维持-阻塞D触发器

单选题由D触发器转换成的T触发器其输出状态是在CP脉冲的()时变化。A下降沿到来B上升沿到来C低电平D高电平

多选题边沿结构的集成触发器包括().A下降沿触发的JK触发器B维持-阻塞结构的D触发器C主从RS触发器DT触发器

单选题维持阻塞型D触发器的状态由CP()时D的状态决定。A上升沿B下降沿C高电平D低电平

单选题维持—阻塞D触发器是()。A下降沿触发B上升沿触发C高电平触发D低电平触发

多选题根据电路结构形式的不同,触发器可分为维持阻塞触发器、CMOS边沿触发器和()。A基本RS触发器B同步触发器C主从触发器DJK触发器

单选题主从JK触发器Q的状态是在时钟脉冲CP()发生变化。A上升沿B下降沿C高电平D低电平