TI C54xx DSP具有乘法累加器,可以在一个指令周期内完成一次乘法累加运算。

TI C54xx DSP具有乘法累加器,可以在一个指令周期内完成一次乘法累加运算。


参考答案和解析
正确

相关考题:

乘法运算是双操作数运算,在指令中要指定两个操作数。() 此题为判断题(对,错)。

● 下列叙述中,不正确的是 (6) 。(6)A.运算器主要完成各种算术运算和逻辑运算B.控制器可以读取各种指令,并对指令进行分析执行C.CPU 中的累加器可以直接参与运算并存放运算的结果D.运算器可以从键盘读入数据,并进行运算

如果要对累加器的内容进行清零,那么可以采用的操作是______。A.将累加器的内容与0进行逻辑加运算B.将累加器的内容与0进行逻辑乘运算C.将累加器的内容与1进行异或运算D.将累加器的内容与1进行同或运算

32位的28xx系列DSP整合了DSP和微控制器的最佳特性,能够在单周期内完成32x32位的乘法累加运算,或两个16x16位乘法累加运算。() 此题为判断题(对,错)。

()是I/O端口的组成之一。A、状态寄存器B、存储器C、累加器D、乘法

累加器在运算前存操作数,运算后存一次结果。

IntelATOM处理器在一个周期能同时处理()A、两条浮点加法指令B、两条浮点乘法指令C、浮点加法和浮点乘法指令D、浮点除法和浮点乘法指令

乘法运算指令执行后,影响的标志位是()。A、OFB、SFC、CFD、ZF

集成运算放大器的应用非常广泛。在信号运算方面可完成比例、求和、积分、微分、乘法、除法等运算。

指令JBOEOH,LP中的OEOH是指()。A、累加器AB、累加器A的最高位C、累加器A的最低位D、一个单元的地址

对于指令[F50B*,DT0,H123,DT2]描述错误的是().A、该指令是二进制数据乘法指令B、该指令执行的是DT0中的数据与H123的乘法运算C、该指令的运算结果存在DT2,DT3中D、该指令的运算结果为“H”形式

对指令[F30*,DT0,K123,DT2]描述错误的是()。A、该指令是二进制数据乘法指令B、该指令执行的是DT0中的数据与K123的乘法运算C、该指令的运算结果存在DT2,DT3中D、该指令的运算结果存储在DT2中

在没有设计乘法、除法指令的计算机系统中,不能进行乘法及除法运算。

集成运算放大器在信号运算方面可完成比例、求和、积分、微分、乘法、除法等运算。

填空题TMS320LF240x DSP采用一个16×16位的()乘法器,可以在单个机器周期内产生一个位乘积结果的有符号或无符号数。

判断题算术逻辑单元(ALU),包括两个累加器和乘法器/加法器单元。A对B错

填空题由于CALU可以执行布尔运算,因此使得控制器具有位()操作功能。CALU的位移动和()在累加器中完成。

单选题TMS320C54X的并行乘法器与多少位专用加法器相连,可以在单周期内完成一次乘法/累加运算()A30B40C50D60

单选题FX2系列PLC四则运算指令中,乘法指令为()。AMULBPLSCDIVDSUB

填空题除了MPYU指令(无符号乘法指令),所有的乘法指令都执行有符号的乘法操作。即被相乘的两个数都作为2的()数,而运算结果为一个32位的2的()数。

单选题IntelATOM处理器在一个周期能同时处理()A两条浮点加法指令B两条浮点乘法指令C浮点加法和浮点乘法指令D浮点除法和浮点乘法指令

填空题解决冗余符号的办法是在乘法器将结果传送至累加器时就能自动地左移()位。

判断题累加器A和B的差别在于,累加器A的高16位可以用做乘法器的输入。A对B错

判断题TMS320C54X  DSP的40位ALU和累加器,仅支持16位算术运算。A对B错

判断题TMS320LF240X DSP的ALU和累加器,只能完成算术运算。A对B错

判断题累加器A与B的差别仅在于累加器A的31~16位可以作为乘法器的一个输入。A对B错

判断题TMS320C54x DSP的ALU和累加器,可以完成算术运算和逻辑运算。A对B错

判断题DSP芯片中有专用的硬件乘法器,使得乘法累加运算能在单个周期内完成。A对B错