用数据选择器设计组合逻辑电路时,若函数有M个输入变量,选用的数据选择器有n位地址输入,只用一片数据选择器时,只能实现M ≤ n的逻辑函数式。
用数据选择器设计组合逻辑电路时,若函数有M个输入变量,选用的数据选择器有n位地址输入,只用一片数据选择器时,只能实现M ≤ n的逻辑函数式。
参考答案和解析
错
相关考题:
数据选择器又称多路选择器(Multiplexer,简称MUX),它有()位地址输入、()位数据输入、1位输出。每次在地址输入的控制下,从多路输入数据中选择一路输出,其功能类似于一个单刀多掷开关,常用的数据选择器有()、()、()、()等。
如图所示为双4选1数据选择器构成的组合逻辑电路,输入变量为A、B、C,输出F1(A、B、C),F2(A、B、C)的逻辑函数分别为( )。A.∑m(1,2,4,7),∑m(3,5,6,7)B.∑m(1,2,4,7),∑m(1,3,6,7)C.∑m(1,2,4,7),∑m(4,5,6,7)D.∑m(1,2,3,7),∑m(3,5,6,7)
关于数据选择器,()的说法是正确的。A、数据选择器的逻辑功能和数据分配器正好相反B、数据选择器的逻辑功能和译码器正好相反C、数据选择器16选1需要4位选择码D、数据选择器8选1需要3位选择码E、数据选择器8选1需要4位选择码
关于数据选择器,()的说法是正确的。A、8选1数据选择器只有8个 入B、数据选择器8选1需要3位选择码C、数据选择器16选1需要4位选择码D、数据选择器的逻辑功能和译码器正好相反E、数据选择器的逻辑功能和数据分配器正好相反
单选题一个16选一的数据选择器,其地址输入(选择控制输入)端有()个。A1B2C4D16