1、用逻辑门描述一个全加器,是属于那个设计层次:A.晶体管级B.物理级C.门级D.系统级

1、用逻辑门描述一个全加器,是属于那个设计层次:

A.晶体管级

B.物理级

C.门级

D.系统级


参考答案和解析
门级

相关考题:

在下列逻辑电路中,属于组合逻辑电路的有()。 A.译码器B.编码器C.全加器D.寄存器

下列逻辑器件中,属于时序逻辑电路的有()。 A、计数器和全加器B、寄存器和比较器C、全加器和比较器D、计数器和寄存器

用两个半加器及一个或门可以组合成全加器。()

下列电路属于时序逻辑电路的是()。、 A. 编码器B. 译码器C. 全加器D. 计数器

用()个半加器和最少的门电路可以实现全加器的逻辑功能。 A、1B、2C、3D、4

请教:飞利浦笔试试题第1大题第1小题如何解答?【题目描述】1.用逻辑门和cmos 电路实现ab+cd。

由门电路组成的全加器是()。A、时序逻辑器件B、组合逻辑器件C、脉冲逻辑器件D、以上答案都不正确

多功能算术逻辑单元74181含有8个全加器。

下列电路属于时序逻辑电路的是()。A、编码器B、译码器C、全加器D、计数器

在逻辑“或门”中,多个输入只要有一个满足(逻辑1)就能输出信号(逻辑1)。

对于“或”门逻辑电路可以用()来描述它的逻辑特点。A、全“1”出“1”,有“0”出“0”B、全“0”出“0”,有“1”出“1”C、有“1”出“0”,有“0”出“1”D、有“0”出“1”,有“1”出“0”

下列原件中不属于组合逻辑电路的是()A、移位寄存器B、半加器C、全加器D、数据选择器

使用数据库技术来处理一个实际问题时,对数据描述经历的过程是()A、定义、描述、实现B、概念设计、逻辑设计、物理设计C、结构设计、表设计、内容设计D、逻辑设计、结构设计、表设计

全加器是一种实现()功能的逻辑电路。

在下列逻辑部件中,不属于组合逻辑部件的是() 。A、译码器B、编码器C、全加器D、寄存器

在下列器件中,不属于时序逻辑电路的是()。A、计数器B、移位寄存器C、全加器D、序列信号检测器

下列电路中不属于时序逻辑电路的是()。A、计数器B、全加器C、寄存器D、分频器

全加器是一个只能实现本位两个进制数相加的逻辑电路。

构成一个全加器应由两个半加器和一个()A、与非门B、与门C、或门D、或非门

属于时序逻辑电路的有()A、寄存器B、全加器C、译码器D、计数器E、累加器

使用数据选择器实现单输出函数方便,使用()和附加逻辑门实现多数出函数方便。A、编码器B、译码器C、数值比较器D、全加器

全加器是逻辑电路中的一种。

对于“或”门逻辑电路,可以用()来描述它的逻辑特点。A、全“1”出“1”,有“0”出“0”B、全“0”出“0”,有“1”出“1”C、有“1”出“0”,有“0”出“1”

单选题下列电路中不属于时序逻辑电路的是()。A计数器B全加器C寄存器D分频器

单选题对于“或”门逻辑电路可以用()来描述它的逻辑特点。A全“1”出“1”,有“0”出“0”B全“0”出“0”,有“1”出“1”C有“1”出“0”,有“0”出“1”D有“0”出“1”,有“1”出“0”

单选题构成一个全加器应由两个半加器和一个()A与非门B与门C或门D或非门

单选题下列逻辑器件中,属于时序逻辑电路的有()A计数器和全加器B寄存器和比较器C全加器和比较器D计数器和寄存器

判断题全加器是一个只能实现本位两个进制数相加的逻辑电路。A对B错