中断控制器8259A内部的中断屏蔽寄存器其中某一位为1,则对应的中断请求位被屏蔽。

中断控制器8259A内部的中断屏蔽寄存器其中某一位为1,则对应的中断请求位被屏蔽。


参考答案和解析
8259A中断控制器可以接受8个中断请求输入并将它们寄存。对8个请求输入进行优先级判断,裁决出最高优先级进行处理,它可以支持多种优先级处理方式。8259A可以对中断请求输入进行屏蔽,阻止对其进行处理。8259A支持多种中断结束方式。8259A与微处理器连接方便,可提供中断请求信号及发送中断类型码。8259A可以进行级连以便形成多于8级输入的中断控制系统。

相关考题:

中断屏蔽寄存器IMR这是一个32位寄存器,用来存放对各级中断请求的屏蔽信息。当该寄存器中某一位置“0”时,表示禁止这一级中断请求进入系统。() 此题为判断题(对,错)。

8259A中断控制器的操作命令字OCW1用来设置8259A内部中断屏蔽寄存器IMR中的各位,当IMR设置为00000100时,被屏蔽的中断请求是A.IRQ2B.IRQ3C.IRQ4D.IRQ6

在8259A内部,反映当前哪些中断源请求CPU中断服务的寄存器是A.中断请求寄存器B.中断服务寄存器C.中断屏蔽寄存器D.中断优先级比较器

(33)8259A 中断控制器的操作命令字 OCW1 用来设置 8259A 内部中断屏蔽寄存器 IMR中的各位,当IMR 设置为00000100时,被屏蔽的中断请求是A)IRQ2B)IRQ3C)IRQ4D)IRQ6

8259a的中断屏蔽寄存器为()。 A.ISRB.IRRC.IMRD.PR

中断屏蔽技术是用中断屏蔽寄存器对中断请求线进行屏蔽控制,因此,只有多级中断系统(CPU提供多条中断请求输入线)才能采用中断屏蔽技术。() 此题为判断题(对,错)。

可屏蔽中断的屏蔽通常可由CPU内部的____来控制。 A、中断请求触发器B、中断屏蔽寄存器C、中断允许触发器D、中断锁存器

下面关于8259A中断控制器的叙述中,错误的是A.一片8259A可管理8个中断请求信号B.采用多片8259A时,每个8259A的INT信号直接相连后作为系统的中断请求信号C.通过对8259A的初始化编程可以实现对中断请求信号进行屏蔽D.8259A包括中断请求寄存器、优先级分析器、中断服务寄存器和中断屏蔽寄存器等

8259A中,用户可以屏蔽指定的中断输入,方法是设置中断屏蔽寄存器IMR中相应位等于1,其使用的操作命令字是【 】。

外部中断系统的基本结构如下图所示,由底层的中断请求到后续的CPU响应,关于该过程,以下描述中不正确的是 (30)。A.中断请求会记录在中断请求寄存器的对应位B.中断屏蔽寄存器用来配置是否进行对应位的中断屏蔽C.从中断请求信号中即可判别出是哪个外部中断源产生的中断D.判优线路根据每个中断的优先级,选择一个最高优先级的中断源进行响应

芯片8259A中,寄存器PR的作用是A.记录处理的中断请求B.判断中断优先级的级别C.设置中断请求的屏蔽位D.存放外部输入的中断请求信号

若8259A中断屏蔽字OCW1为00H,则8259A所管理的8级中断全被屏蔽.()

只要8259A所管理的中断源没有被屏蔽,则任何中断源的中断请求都能得到CPU的响应和服务。()

若8259A的中断屏蔽字为00H,则8259A所管理的8级中断全被屏蔽。()

若标志为IF=1,则()。A、响应可屏蔽中断请求B、不响应不可屏蔽中断请求C、不响应全部中断请求D、不响应可屏蔽中断请求

中断控制器8259A内部的中断屏蔽寄存器其中某一位为1,则对应的中断请求位被屏蔽。

要禁止8259A的IR0的中断请求,则其中断屏蔽操作指令字OCW1应为()。A、80HB、28HC、E8HD、01H

CPU响应可屏蔽中断请求时,其中断向量号由()提供。A、CPU内部B、中断指令C、向量号固定D、中断控制器

8259A内部中断屏蔽寄存器是()位,其内容是由()设定。

如果8259A的中断屏蔽寄存器某一位(),则来自相应引脚的中断请求信号将被8259A屏蔽掉(不向CPU转发)。

8259A中设置中断屏蔽寄存器是为了改变各个中断的优先级。

判断题中断控制器8259A内部的中断屏蔽寄存器其中某一位为1,则对应的中断请求位被屏蔽。A对B错

单选题可屏蔽中断的屏蔽通常可由CPU内部的()来控制。A中断请求触发器B中断屏蔽寄存器C中断允许触发器D中断锁存器

单选题若标志为IF=1,则()。A响应可屏蔽中断请求B不响应不可屏蔽中断请求C不响应全部中断请求D不响应可屏蔽中断请求

填空题如果8259A的中断屏蔽寄存器某一位(),则来自相应引脚的中断请求信号将被8259A屏蔽掉(不向CPU转发)。

填空题8259A内部中断屏蔽寄存器是()位,其内容是由()设定。

判断题中断屏蔽寄存器也是一个存储器映像的CPU寄存器,主要用来屏蔽外部和内部中断。如果状态寄存器ST1中的INTM位为0且IMR寄存器中的某一位为1,就开放相应中断。A对B错

单选题硬件与软件中发送了一个中请求之后,CPU必须决定是否应答中断请求,其中可屏蔽中断仅仅在一定的条件被满足后才可以被应答,以下()不能使可屏蔽中断被应答A优先级别最高B优先级别最低C状态寄存器ST1中的INTM位为0D中断屏蔽寄存器中的相应位为1